# 航空機電源用簡易型5レベルPWM 整流器の一検討

学生員 野下 裕市 正員 伊東 淳一(長岡技術科学大学)

# A Basic Verification of Simplified Five-level PWM Rectifier for Aircraft Power-supply

Yuichi Noge, Student Member, Jun-ichi Itoh, Member (Nagaoka University of Technology)

This paper proposes a new topology of the multilevel PWM rectifier for an aircraft power supply systems. The proposed circuit is combined a diode clump type topology with a flying capacitor type topology. The proposed circuit only uses 4 switches per leg in spite of five-level output voltage levels. Additionally, the proposed circuit can use lower blocking voltage MOSFET because a switch voltage keeps  $1/4V_{dc}$  as same as conventional five-level topology. This paper describes the feature of the proposed topology and the corresponding method of the high input frequency. Finally, the basic operation of the proposed method is confirmed by simulation results.

**キーワード**: PWM整流器,マルチレベル,空間ベクトル変調,航空機電源 **Keywords**: PWM rectifier, Multilevel, Space vector modulation, Aircraft power supply

# 1. はじめに

近年,大型旅客機では飛行制御システムの電子化や,客 室装備の充実により,機内の電力消費が増加している。こ れを支える電源システムは,各エンジンに接続された発電 機の出力を移相変圧器とダイオード整流器を用いた12パル ス整流により直流に変換している。このシステムは変圧器 が大型で重いという欠点を持つ。また航空機に搭載する電 子機器の誤作動を防ぐため,電源高調波に厳しい規制が設 けられており,ダイオード整流器から発生する入力電流高 調波を抑制するためのフィルタが大型化する。これらの理 由から小型で入力電流高調波が少ない整流回路が必要とさ れている。

入力電流高調波を抑制できる整流回路として,力率改善 (PFC)整流器があり,様々な回路構成が研究されている<sup>(1)</sup>。 中でもPWM整流器はスイッチ素子で構成されるため入力電 流の制御性が高く,入力電流高調波抑制に効果的であるこ とから実用化が進んでいる。

PWM 整流器を航空機電源システムに適用する場合, エン ジンに接続された発電機の出力周波数が 360~800Hz と高 く,一般的な商用電源に用いる PWM 整流器に比べてスイッ チング周波数を大幅に上昇させる必要がある。しかし一般 的な2レベル PWM 整流器では高耐圧素子を用いる必要があ り,スイッチング周波数を向上させるのが困難である。

そこで高速スイッチングを実現する技術として、マルチ レベル構成が考えられる。n レベル構成でスイッチ印加電圧 を1/(n-1)に低減できるため、低耐圧で高速な MOSFET が使 用できることから入力リアクトルの小型化や低高調波化が 実現できる。しかし従来から提案されているマルチレベル PWM 整流器はスイッチ素子が多く,回路構成と制御方法が 複雑化する問題がある。

そこで本論文では航空機電源用途として,著者らが提案 しているスイッチ素子数を半減した新たな5レベルPWM整 流器を適用する。提案する5レベルPWM整流器はフライン グキャパシタ方式とダイオードクランプ方式を組み合わせ た回路構成を持ち,クランプダイオードに出力電圧V<sub>dc</sub>の1/2 を持たせることで,スイッチ素子に印加される電圧を1/4V<sub>dc</sub> に保つことができる。本論文では提案回路の高周波動作に ついてシミュレーションによる基礎検証を行ったので報告 する。

## 2. 回路構成と制御法

#### 〈2·1〉 従来回路

図1に従来の5レベルPWM整流器1相分の回路構成を示 す。図1(a)はダイオードクランプ形,図1(b)はフライングキ ャパシタ形で,1/4V<sub>dc</sub>耐圧の素子を用いた場合の構成であ る。いずれもスイッチ素子耐圧はV<sub>dc</sub>の1/4となるが,1相あ たり8個のスイッチ素子が必要であり,コストアップや制 御系が複雑化する欠点がある。

#### 〈2·2〉 提案回路

図 2 に提案回路を示す。提案回路はダイオードクランプ 形とフライングキャパシタ形のトポロジを組み合わせ,さ らにパワーフローをAC-DC方向に限定することで従来回路 と比較してスイッチ数を半分に削減している。C<sub>1</sub>はフライ ングキャパシタで、 $1/4V_{dc}$ の電圧を保つようにスイッチング パターンを切り替えて制御される。 $C_2$ はダイオード $D_{R2}$ ,  $D_{52}$ ,  $D_{T2}$ により出力平滑コンデンサ $C_3$ の中間点にクランプされ るため制御は不要である。

表 1 に提案回路の出力電圧とスイッチングパターンを示 す。2 種類のゼロレベルを含む5 レベルを出力可能である。 フライングキャパシタ電圧をV<sub>C1</sub>=V<sub>dc</sub>/4 一定とすると, No. 2 と3, No. 6 と 7 が同一のレベルとなる。このとき同一の出 カレベルを保ちながらC<sub>1</sub>の電流方向を切り替えられるた め, スイッチングパターン切り替えによるC<sub>1</sub>の充放電制御 が可能となる。

表 2 に従来回路と提案回路の回路素子数を比較する。提 案回路の最大の利点はスイッチ素子数が従来回路の半分と なることである。またダイオードクランプ形よりもダイオ ードが少なく、フライングキャパシタ形よりもコンデンサ が少ない。以上の特徴から提案回路は他の5 レベルPWM整 流器よりも低コストで実現できる。

### <2·3〉 制御方式

図 3 に提案回路の制御ブロック図を示す。制御ブロック は、入力電流制御と出力電圧制御からなる。三相入力電流 を入力電圧から検出した電源角度を用いて回転座標変換 し、d-q軸上で制御する。d軸が有効電流、q軸が無効電流を 表し、q軸電流指令値 $I_d^*=0$ とすることで入力力率1制御を行 う。電流制御系のPI制御器で得られた出力電圧指令値を $\alpha$ -β 座標に変換し、空間ベクトル変調により出力する3 種類の 電圧ベクトル $V_1$ ,  $V_2$ ,  $V_3$ と、それぞれの電圧ベクトル出力時 間 $T_1$ ,  $T_2$ ,  $T_3$ を決定し、キャリア比較によりPWMパルスを 得る。

空間ベクトル変調方式を採用した理由は、キャリア変調 に比べてフライングキャパシタ制御に伴うスイッチングパ ターンの切り替えを簡単化するため、および全体のスイッ チング回数を低減するためである。空間ベクトル変調によ り計算された電圧ベクトル出力時間に加えて、入力電圧極 性とフライングキャパシタの充放電モード判定結果を用い てスイッチングパターンが選択される。

| Table 1. Switching patterns |                   |                  |                   |                    |  |  |
|-----------------------------|-------------------|------------------|-------------------|--------------------|--|--|
| No.                         | $v_{in}$ polarity | Flying capacitor | Output<br>voltage | On state<br>switch |  |  |
| 1                           | +                 | -                | $+1/2V_{\rm dc}$  | $S_1, S_2$         |  |  |
| 2                           |                   | Discharge        | $+1/4V_{\rm dc}$  | $S_1, S_3$         |  |  |
| 3                           |                   | Charge           | $+1/4V_{\rm dc}$  | $S_2, S_4$         |  |  |
| 4                           |                   | -                | +0                | $S_3, S_4$         |  |  |
| 5                           | _                 | -                | -0                | $S_1, S_2$         |  |  |
| 6                           |                   | Charge           | $-1/4V_{\rm dc}$  | $S_1, S_3$         |  |  |
| 7                           |                   | Discharge        | $-1/4V_{\rm dc}$  | $S_2, S_4$         |  |  |
| 8                           |                   | -                | $-1/2V_{\rm dc}$  | $S_3, S_4$         |  |  |

表1 スイッチングパターン





# 図.2 提案回路 Fig. 2. Proposed circuit..

表2 同耐圧の素子を用いた場合の素子数比較

Table 2. Comparing of device number.

|           | Diode<br>clamp | Flying capacitor | Proposed circuit |
|-----------|----------------|------------------|------------------|
| Switch    | 24             | 24               | 12               |
| Diode     | 60             | 24               | 36               |
| Capacitor | 4              | 30               | 13               |



Fig. 3. Control block diagram

## 〈2・4〉 回路動作の制約

提案回路はスイッチ数を削減するために,パワーフロー を AC から DC の一方向に限定している。これは誤動作を防 止する観点からパワーフローを一方向に限定している航空 機電源の仕様と一致しており,都合がよい。しかし次のよ うな問題を生じる。

図4に入力電圧とコンバータ出力電圧領域の分割を示す。 図3の入力電圧vin極性判定からスイッチングパターンの選 択までに時間遅れがある場合,電流経路の制限により意図 しない電圧が出力され,入力電流ひずみが発生する。この 問題は提案回路のスイッチングパターン表1No.1,4,5,8に おいて,電流経路にクランプダイオードが存在することか ら入力電流が一方向に制限されることが原因である。遅れ 時間を短縮すると誤ったスイッチングパターンの出力時間 が減少し,入力電流ひずみを低減できる。

図 5 を用いて入力電圧が負から正に切り替わるゼロクロ ス点(図 4 領域VI~I)における動作を説明する。領域VIにお けるスイッチングパターンは表 1 No.5 に示す 0V出力であ る。(a)は通常動作であり、入力電流は中性点から流出する 方向となる。入力電圧が正に切り替わる点の極性検出が遅 れた場合,スイッチングパターンは領域VIの状態に保持さ れる。入力電流はクランプダイオードにブロックされるた め中性点に流れず(b)の経路を通り+1/2V<sub>dc</sub>に接続される。こ の結果、本来は+0Vと+1/4V<sub>dc</sub>でスイッチングすべき図 5 領域 I が検出遅れの間+1/2V<sub>dc</sub>と+1/4V<sub>dc</sub>となり、入力電流ゼロク ロス点にひずみが生じる。

### 〈2·5〉 高い電源周波数への対応

PWM整流器では、入力電流の高調波を十分に抑制するため、電源周波数に対するキャリア周波数比を数 10 倍程度に 設定しなくてはならない。航空機に使用される発電機の出 力周波数は 360~800Hzの範囲であるため、ここではスイッ チング周波数を 50kHzとする。提案回路は 5 レベル動作によ りスイッチ耐圧を 1/4V<sub>dc</sub>に低減できるため、出力電圧 320V では 80Vとなり、2 倍の余裕をみて素子耐圧は 160Vとする。 よって主回路素子には高速スイッチングが可能で導通損失 の小さいMOSFETが使用可能である。

制御の観点からは入力電流のリプルを抑制するために、 電流制御系の周波数応答が電源周波数 800Hz の 7 次高調波 5.6kHz を上回る必要がある。また入力電流や入力電圧極性 検出のサンプリング遅れは電流制御系の安定性に加えて <2.4>に示したゼロクロスひずみに影響するため,評価が必 要である。

## 3. シミュレーションによる検証

## 〈3·1〉 入力電流制御

図 6 に制御遅れのない理想的な電流制御系において,周 波数応答を変化させた場合の入力電流ひずみ率の変化を示 す。図6において1kHz以下ではリプルが除去できず低次高 調波が多く残る。4kHz以上ではスイッチング周波数と電流 制御系のカットオフ周波数が近づくため,電流制御器が振







表3 シミュレーションパラメータ

| Table 5. Simulation parameters |          |
|--------------------------------|----------|
| Output power                   | 1 [kW]   |
| Input AC voltage               | 200 [V]  |
| Input frequency                | 800 [Hz] |
| Switching frequency            | 50 [kHz] |
| DC output voltage command      | 320 [V]  |
| Load resistance                | 100 [Ω]  |
| Input inductor                 | 1 [mH]   |
| Flying capacitor               | 47 [μF]  |
| Clamping capacitor             | 100 [µF] |
| DC link capacitor              | 220 [µF] |



図 6 電流制御系の周波数応答と入力電流ひずみ率 Fig.6 Input current THD against current controller bandwidth.

動的になるが、ひずみ率は2%以下と低い。なお入力電流検 出にサンプリング遅れが生じると、電流制御器の安定性低 下によりひずみ率が上昇する。

## 〈3・2〉 サンプリング時間の影響

入力電流ひずみ率は制御系のサンプリング時間による遅れの影響を受ける。図7ではサンプリング時間を0~1制御 周期まで変化させた場合の入力電流ひずみ率の変化を示 す。キャリア周波数は50kHz,1サンプリング時間は20µs とし、これで横軸を基準化する。計算結果よりサンプリン グ時間が短いほどひずみ率は減少するが、1サンプル遅れで も1.43%と低い。よってキャリア周波数が50kHz 程度ある5 レベル整流器であれば、ディジタル制御系による構成が可 能である。

次に提案回路を200V 800Hz 出力の発電機に接続した場合 の動的な特性を確認する。図 8 に負荷ステップ応答波形を 示す。80ms から負荷を1kW から0.5kW に変化させた。図 8 より出力電圧のオーバーシュートは2.7V,6ms で収束し, 出力電圧は320V 一定に制御されることを確認した。

図9に入力電圧200V360~800Hzで連続的に変化した場合 を示す。これは提案回路に接続される発電機の回転数がエ ンジン回転数に応じて変化する場合を想定している。発電 機は界磁制御を行い,回転数が変化しても一定の出力電圧 に保たれる。図9より提案回路の出力電圧は発電機の周波 数変動に影響されず,一定電圧を保持できることがわかる。

## 5. まとめ

本論文では航空機電源システムに対する簡易型 5 レベル PWM 整流器の適用を検討した。提案回路の制御方式を解説 し、スイッチ素子削減による回路動作の制約条件を明らか にした。次にシミュレーションによる解析結果より、電流 制御系は十分な安定性を保ちつつ、入力電流の 7 次高調波 を抑制できる帯域が確保できること、入力電流検出と入力 電圧極性検出に 1 サンプルの遅れを持つディジタル制御系 を用いて、入力電流ひずみ率を1.43%に抑えられることを確 認した。また負荷のステップ変動と電源周波数の変化に対 して出力電圧を一定に制御できることを確認した。今後試 作機を用いて実験による動作検証を行う予定である。







 B.Singh, B. N. Singh, A. Chandra, K. Al-Haddad, A. Pandey, and D. P. Kothari : "A Review of Three-phase Improved Power Quality AC-DC Converters", IEEE Transactions on industrial electronics, Vol.51, No.3, pp.641-660 (2004)

 (2) 安達,伊東:「スイッチ数を削減した簡易型三相5レベル PWM 整 流器の検証」,平成20年電気学会産業応用部門大会,1-17 (2008)