# アクティブ中性点クランプ形マルチレベルインバータの 損失分析と評価

樫原 有吾\* 伊東 淳一(長岡技術科学大学)

A consideration and Loss analysis of an Active Neutral-Point-Clamped Multilevel Inverter Yugo Kashihara<sup>\*</sup>, Jun-ichi Itoh, (Nagaoka University of Technology)

This paper discusses a loss analysis method for an active neutral-point-clamped (ANPC) multilevel inverter. The ANPC consists of a neutral point clump circuit and fling capacitor topology. In this circuit, the number of switching device can be decreased in comparison to conventional multilevel converters. This circuit operation is confirmed by experiment. The loss analysis based on the parameters of switching devices is performed by simulation. This analysis results agrees well with loss experimental results.

**キーワード**:インバータ,マルチレベル,アクティブ中性点クランプ,インバータ損失 (Inverter, multilevel, Active Neutral-Point-Clamped, Inverter loss)

## 1. はじめに

電力変換器の出力電圧の高調波低減,電流応答の高速化 の観点から,マルチレベル電力変換器が研究されている (<sup>1-11)</sup>。マルチレベル電力変換器は従来の2レベルの電力変換 器と比較すると比較すると、レベル数nに対しスイッチン グ素子の耐圧をn-1分の1に低減できること,複数レベルの 電圧を出力するので出力電圧の高調波を低減できることが 利点としてあげられる。そのため,主に大容量アプリケー ションに適応されている。

さらに近年では、高効率化の手段としてマルチレベル電 力変換器を低圧用変換器へ適用する研究が盛んに行われて いる<sup>(12)</sup>。低圧の用途においてもマルチレベル電力変換器は 低耐圧、高速スイッチングが可能な素子が選択できるため、 2 レベル電力変換器より高効率な電力変換器を構成できる 可能性がある。

マルチレベル電力変換器にはいくつかの回路構成が提案 されている。代表的なマルチレベル変換器の回路構成とし て、中性点クランプ(以下 NPC)方式<sup>(10)</sup>と、フライングキャ パシタ(以下 FC)方式<sup>(11)</sup>があげられる。NPC 方式は、ダイオ ードによって中性点電圧をクランプすることで複数の電圧 レベルを出力する。しかし、出力レベルに応じてスイッチ ング素子が増加するため、各スイッチング素子の損失増加 が懸念される。FC 方式は、直流リンクコンデンサと FC 電 圧を合成することで複数の電圧レベルを出力する。しかし、 レベル数の増加に伴い、コンデンサが多数必要となり、各 コンデンサの電圧バランス制御が困難になる。これらのマ ルチレベル変換器の有用性を検討する手段として、シミュ レーションにより損失と効率を検討可能な損失シミュレー ションがあげられる。しかし、損失シミュレーション以外 で特に 5 レベル以上のマルチレベルインバータの損失を定 量化する方法は報告されていない。

そこで筆者らは、マルチレベル電力変換器の一方式として、5レベルアクティブ中性点クランプ形(ANPC)インバータに注目している<sup>(13)</sup>。ANPC方式は、NPC方式とFC方式を 組み合わせた回路構成となっており、従来方式と比較すると、主回路を構成するスイッチング素子数が少なく、コン デンサの数も低減できるなど、従来方式の短所を解決でき、 低コスト化、高効率化が期待できる。

そこで、筆者らはこれまで、ANPC が高効率を得るために 最適なデバイス条件を選定することを目的とし、5 レベル ANPC インバータ回路の損失の定量化を行ってきた<sup>(14)</sup>。本 論文では、2 種類の制御方式を 5 レベル ANPC インバータに 適用してシミュレーションを行い、それぞれの制御方式に より発生する損失を計算して比較する。損失計算は 5 レベ ル ANPC インバータを構成する各スイッチング素子のオン 電圧、ターンオン時間、ターンオフ時間、リカバリ時間の パラメータを用いる。また、本稿では、5 レベル ANPC イン バータの実機実験を行い、損失シミュレーションを用いて 損失の定量化及び評価を行ったので報告する。

#### 2. 5 レベル ANPC インバータの動作原理

図1に5レベル ANPC インバータの回路図を示す。図1 より,5レベル ANPC インバータ回路は一相あたり8つの素 子と3つのキャパシタで構成される。図1より5レベル ANPCインバータ回路はa-b間から2つの回路に分割して見ることができる。

図2にANPCの等価回路図を示す。図2よりANPCイン バータ回路は、電源回路のFC3レベルインバータ回路に分 けることができる。まず、電源回路に注目すると、この回 路は、直流中点を基準として±1/2E<sub>dc</sub>の電圧を出力する。3 レベルインバータ回路は入力電圧に対して、±1/2E<sub>dc</sub>,0の電 圧を出力する。電源回路の出力電圧をスイッチング素子に よって3レベルインバータに適切に入力することで電圧の 加算減算を行い、複数レベルの電圧を出力できる。

ANPC 回路の特徴は次のことがあげられる。電源側のスイ ッチング素子群 Cell3(*S*<sub>5</sub>~*S*<sub>8</sub>)は Cell1(*S*<sub>1</sub>, *S*<sub>2</sub>), Cell2(*S*<sub>3</sub>, *S*<sub>4</sub>) のスイッチに比べ 2 倍の耐圧が必要となるが,スイッチン グ周波数は出力周波数と同じ周波数であるのでスイッチン グ損失は小さくなる。また,フライングキャパシタ *C*<sub>1</sub>の電 圧が制御可能なので電圧バランス回路が不要である。以上 より,特長ある素子を選定することで効率の向上が期待で きる。

### 3. 制御方式

#### 3.1 位相シフト三角波比較方式

図3にANPC回路のPWM信号生成法を示す。これは、 位相シフト型のPWM信号生成法を応用したものである<sup>(15)</sup>。 図3より、Cell1とCell2のゲート信号は正弦波指令値と位 相が互いに反転した2本の三角波を比較してPWM信号を得 る。本制御方式では、出力位相角に応じて指令値を図3中 に示すように指令値半周期ごとに変形させている。各領域 におけるデューティ比は(1)、(2)式で得られる。

正の半周期:  $2a\sin x$  (0 < x <  $\pi$ ).....(1)

負の半周期:  $2a\sin x+1$  ( $\pi < x < 2\pi$ ) ......(2) ここで, aは指令値の振幅, xは任意の出力角度である。ま た, Cell3 のスイッチング素子は,指令値の極性判定を行い, 指令値が正のときに  $S_5$ ,  $S_7$ をオンし,負のときに  $S_6$ ,  $S_8$ を オンする。これにより,各 Cellの対になっている素子ごと にスイッチングする。また同時に,フライングキャパシタ の充放電モードを定期的に選択するため、コンデンサの電 圧バランスを行いながら、電圧指令値に追従したマルチレ ベル電圧が出力される。

表1に ANPC 回路のスイッチングテーブルを示す。まず 図3中に示す指令値波形に注目する。指令値1周期の期間 において, ANPC 回路のゲート信号は表1のスイッチングテ ーブル中のパターンをとる。例えば,正の半周期における 指令値のピーク付近であれば No1と No2,もしくは No3の スイッチパターンをとる。この3つのスイッチングバター ンは,入力電圧を E<sub>dc</sub> すると, No1では+1/2E<sub>dc</sub>の電圧を出力 し, No2と No3では+1/4E<sub>dc</sub>の電圧を出力する。No2と No3 は電流極性に応じてフライングキャパシタの充放電をおこ なう。以上の動作を各電圧レベルの領域で行い2つ電圧レ ベルを PWM 出力することでマルチレベル変換器の特徴で











Fig.3. Control block diagram.

ある階段状の波形を出力する。

本制御方式の特徴として,フライングキャパシタの充放 電モードを周期的にとるので充放電制御なしで,キャパシ タの電圧バランスが容易に行えることがあげられる。

3.2 瞬時空間電圧ベクトル選択式三角波比較方式

次に,瞬時空間電圧ベクトル選択式三角波比較方式について説明する。この制御方式は,指令値の振幅と指令値角によって任意の出力電圧ベクトルを出力する方式である。 空間ベクトル図によって指令値に応じて出力電圧ベクトル を任意に選択できるため,出力電圧ベクトルを適切に選択 することでスイッチング回数を小さくできる。しかし,オ ープンループではキャパシタの電圧変動が大きくなるので キャパシタ電圧の充放電制御が必要になる。

図 4 に瞬時空間電圧ベクトル選択式三角波比較方式の制 御ブロック図を示す。本制御方式では指令値と三角波の比 較と,指令値の領域判定,指令値極性判定,出力電流極性 判定,充放電制御を行い,それぞれの信号から出力電圧ベ クトルを決定するためのスイッチングテーブルが読み出さ れ,電圧指令値に追従した電圧ベクトルが出力される。

図5に最大振幅の時(a=1)の指令値波形図を示す。本回路 では、出力角度に応じて指令値を図5中に示す領域ごとに 変形させている。各領域におけるデューティ比は(3)式から (6)式で得られる。

|   | 領域 I: $2a\sin x - 1$ $\left(\frac{\pi}{6} < x < \frac{5}{6}\pi\right)$ (3)                  |
|---|---------------------------------------------------------------------------------------------|
|   | 領域 II: $2a \sin x \left( 0 < x < \frac{\pi}{6}, \frac{5}{6}\pi < x < \pi \right)$ (4)       |
|   | 領域III: $2a\sin x + 1 \left(\pi < x < \frac{7}{6}\pi, \frac{11}{6}\pi < x < 2\pi\right)$ (5) |
|   | 領域IV: $2a\sin x + 2\left(\frac{7}{6}\pi < x < \frac{11}{6}\pi\right)$ (6)                   |
| 5 | こで, aは指令値の振幅, xは任意の出力角度である。                                                                 |

4. シミュレーションによる動作確認

5 レベル ANPC インバータの基本的な動作を確認するため,位相シフト三角波比較方式のシミュレーションを行った。表2にシミュレーションパラメータを示す。ここでは,スイッチング周波数10kHz,出力電力1kWとして行った。

図 6 に 5 レベル ANPC インバータのシミュレーション結 果を示す。5 レベルの出力電圧波形と正弦波出力電流が得ら れていることがわかる。また、フライングキャパシタ電圧 が  $1/4E_{dc}$ にバランスしていることがわかる。さらに、スイッ チング素子の電圧に注目すると、 $S_{I}$ , $S_{2}$ は  $1/4E_{dc}$ に低減でき ていることが確認できる。また、 $S_{5}$ , $S_{6}$ は出力周波数の半周 期ごとにスイッチングを行っていることが確認できる。

図 7 に瞬時空間電圧ベクトル選択式三角波比較方式シミ ユレーション結果を示す。位相シフト三角波比較方式シミ ユレーション結果と同様に、5 ステップの出力電圧波形、正 弦波出力電流波形が確認できる、またフライングキャパシ タ電圧がバランスしていることが確認できる。

## 表1 スイッチングテーブル

| Гa | b | le1 | Sw | itch | ing | tał | ole. |
|----|---|-----|----|------|-----|-----|------|
|----|---|-----|----|------|-----|-----|------|

|    | Cell 1 |       | Cell 2 |       | Cell 3 |       |                       | $C_1$ |     |     |              |
|----|--------|-------|--------|-------|--------|-------|-----------------------|-------|-----|-----|--------------|
| No | $S_1$  | $S_2$ | $S_3$  | $S_4$ | $S_5$  | $S_6$ | <i>S</i> <sub>7</sub> | $S_8$ | i>0 | i<0 | Vout         |
| 1  | 1      | 0     | 1      | 0     | 1      | 0     | 1                     | 0     | -   | -   | $+1/2E_{dc}$ |
| 2  | 0      | 1     | 1      | 0     | 1      | 0     | 1                     | 0     | С   | D   | $+1/4E_{dc}$ |
| 3  | 1      | 0     | 0      | 1     | 1      | 0     | 1                     | 0     | D   | С   | $+1/4E_{dc}$ |
| 4  | 0      | 1     | 0      | 1     | 1      | 0     | 1                     | 0     | -   | -   | 0            |
| 5  | 1      | 0     | 1      | 0     | 0      | 1     | 0                     | 1     | -   | -   | 0            |
| 6  | 0      | 1     | 1      | 0     | 0      | 1     | 0                     | 1     | С   | D   | $-1/4E_{dc}$ |
| 7  | 1      | 0     | 0      | 1     | 0      | 1     | 0                     | 1     | D   | С   | $-1/4E_{dc}$ |
| 8  | 0      | 1     | 0      | 1     | 0      | 1     | 0                     | 1     | -   | -   | $-1/2E_{dc}$ |



図 4 制御ブロック図 Fig.4. Control block diagram



図5 指令值波形図

Fig.5. Reference waveform.



Table 2. Simulation parameters.

| Input voltage    | 283V  | Carrier  | 10kHz      |       |
|------------------|-------|----------|------------|-------|
| Output current   | 16.7A | Output p | 0.96       |       |
| Rated power      | 1.0kW | DI land  | resistance | 7.54Ω |
| Output frequency | 50Hz  | KL IOAU  | inductance | 5mH   |



図 6 シミュレーション結果シミュレーション結果 (位相シフトキャリア比較方式) Fig.6 Simulation waveform

(phase shift carrier comparison method)





(space vector choice carrier comparison method)

## 5. 実験

定格 1kW の試作機を製作して位相シフト三角波比較方式 での実験を行った。図 8 に実験波形を示す。図 8 より出力 電流は良好な正弦波が出力されている。また,出力電圧は 直流中点を基準とする出力相電圧は指令値に追従し,5 レベ ルの出力相電圧波形が得られた。さらに,フライングキャ パシタ電圧は入力の 1/4 である 71V になっていることを確 認した。

図 9 に、出力電力に対する効率の変化を示す。測定範囲 において効率 96%以上となり、最大効率は 900W 時に 97.5% が得られた。



## 6. 損失解析

95

94 L 0

200

400

600

図9 出力電力に対する効率

Fig.9 Efficiency

Output Power[W]

800

1000

1200

5章では、5レベル ANPC インバータの動作試験を行った。 ANPC インバータ回路の損失を解析するために、回路シミュ レータ(PSIM:Powersim Tech.Inc)を用いて損失解析シミュレ ーションを行う。損失解析をするために、実機のパラメー タを用いてシミュレーションモデルを立て損失分離を行っ た。

表 3 にスイッチング素子パラメータを示す。表 3 より 2 つの MOSFET を用いるのは、スイッチング素子  $S_1$ - $S_4$  と  $S_5$ - $S_8$ にかかる電圧が異なるからである。

図10に5レベルANPCインバータ回路の損失分離を示す。 シミュレーション条件は表2と同じである。図10より,全 体的に導通損失が支配的であり,重負荷ほど導通損失の割 合が増加することがわかる。また,シミュレーション結果 と比較した結果,約2%の誤差が生じている。これは、シミ ュレーションを行う際に,スイッチング素子のパラメータ を線形近似してモデリングを行っているためである。

図 11 に 2 つの制御方式で定格運転させたときの損失分離 図を示す。図 11 より,位相シフト三角波比較方式のほうが 総合損失は少ないことがわかる。2 つの制御方式の損失分布 に注目すると導通損失はほぼ同じであり,FWDの損失が大 きく違うことがわかる。これらのことから,位相シフト三 角波比較方式はオン抵抗の低い素子を,瞬時空間電圧ベク トル選択式三角波比較方式は,オン抵抗とリカバリ時間が 小さい素子を選択することで ANPC インバータ回路のさら なる高効率化が期待できる。

図 12 に、2 つの制御方式の出力電圧の高調波解析結果を 示す。図 12 よりそれぞれの解析結果の各高調波成分は基本 は成分の 3%以下に低減できている。さらに(b)は、第 10 次 から 40 次までの高調波成分を抑制していることが確認でき る。また、各制御方式の THD は、位相シフト三角波比較方 式が 3.1%、瞬時空間電圧ベクトル選択式三角波比較方式は 2.9%であった。

損失分離と出力電圧の高調波解析結果の観点から,2つの 制御方式を比較すると、位相シフト三角波比較方式は、変 換器の損失を小さい、瞬時空間電圧ベクトル選択式三角波 比較方式は高調波を低減できることがわかった。

#### 5. まとめ

本論文では、スイッチング素子のパラメータを用いた、5 レベル ANPC 電力変換器の損失を2つの制御方式を用いて 実機実験とシミュレーションモデルにより定量化を行っ た。実験では、変換器最大効率が97.5%(Pout:900W時)となっ たことを確認した。また、損失解析では、ANPC 回路は導通 損失が支配的であり、導通損失の低い素子を用いることで、 ANPC インバータ回路のさらなる高効率化が期待できるこ とがわかった。2つの制御方式を比較すると、位相シフト三 角波比較方式は、変換器の損失を小さくできる、瞬時空間 電圧ベクトル選択式三角波比較方式は高調波を低減できる ことがわかった。

今後は、変換器の損失をシミュレーションなしに評価で きるように、損失計算の定式化、変換器設計の最適化を行 い、実機によって検討する予定である。

#### 表3スイッチ素子パラメータ

Table 3 Switch device parameter.

#### (a) MOSFET1 parameter $(S_1 - S_4)$

| On resistance | 0.008Ω | Body-Drain diode<br>forward voltage       | 1.3V  |
|---------------|--------|-------------------------------------------|-------|
| Rise time     | 105ns  | Body-Drain diode<br>reverse recovery time | 130ns |
| Fall time     | 74ns   |                                           |       |

#### (b) MOSFET2 parameter $(S_5-S_8)$

| On resistance | 0.018Ω | Body-Drain diode<br>forward voltage       | 1.3V  |  |
|---------------|--------|-------------------------------------------|-------|--|
| Rise time     | 29ns   | Body-Drain diode<br>reverse recovery time | 200ns |  |
| Fall time     | 16ns   |                                           |       |  |





図 11 損失分離比較

Fig.11 Comparison of Components of the loss

#### 文 献

- (1) 岩谷一生・高橋勲:「マルチレベルインバータを用いたスイッチング 形電力増幅器」、電学論 D, Vol.123, No.11 pp.1339-1344 (2003)
- (2) F. Z. Peng: "A Generalized Multilevel Inverter Topology with Self Voltage Balancing", IEEE Transactions on industry applications, Vol.37, No.2, pp. 2024-2031 (2001)
- (3) B. Singh, B. N. Singh, A. Chandra, K. Al-Haddad, A. Pandey, and D. P. Kothari : "A Review of Three-Phase Improved Power Quality AC-DC Converters", IEEE Transactions on industrial electronics, Vol.51, No.3, pp.641-660 (2004)
- (4) J. Rodriguez, J. Lai, and F. Z. Peng: "Multilevel Inverters: A Survey of Topologies, Controls, and Applications ", IEEE Transactions on industrial electronics, Vol.49, No.4, pp.724-738(2002)
- (5) U. Drofenic, J. W. Kolar, Y. Nishida, Y. Okuma, and J. Sun : "Three-Phase PFC Rectifier Systems", PCC-Osaka 2002 Tutorials, pp.2-93(2002)
- (6) Yasuyuki Nishida : "Passive and Hybrid PFC Rectifiers -A Survey and Exploration of New Possibilities-", IEEJ Transaction, Vol.126, No.7, pp.927-940 (2006)
- (7) I. Ashida, J. Itoh : "A Novel Three-Phase PFC Rectifier Using a Harmonic Current Injection Method", PCC-Nagoya 2007, pp.1302-1307(2007)
- (8) I. Takahashi, K. Iwaya : "High Efficiency Low Harmonic. Distortion Switching Type Power Amplifier Using Multilevel. Inverter," PCC Osaka 2002, vol.2, pp.353-358 (2002).
- (9) T. Adachi, J. Itoh: "An Investigation of a Reduced Switches Simplify Three-phase Five-level PWM Rectifier", JIASC IEEJ, pp.I-147-I-150 (2008) 安達健人,伊東淳一:「スイッチ数を削減した簡易型三相 5 レベル PWM 整流器の検証」,平成 20 年電気学会産業応用部門大会, pp.I-147-I-150 (2008)
- (10) Z. Pan, F. Z. Peng, K. A. Corzine, V. R. Stefanovic, J. M. Leuthen, and S. Gataric : "Voltage Balancing Control of Diode-Clamped Multilevel Rectifier/Inverter Systems", IEEE Transactions on industry applications, Vol.41, No.6, pp.1698-1706(2005)
- (11) X. Kou, K. A. Corzine, and Y. L. Familiant : "A Unique Fault-Tolerant Design for Flying Capacitor Multilevel Inverter", IEEE Transactions on power electronics, Vol.19, No.4, pp. 979-987 (2004)
- (12) 岸田行盛他:「ミニモデルにおける磁気浮上式鉄道用トランスレス 階調制御型インバータの切り替えサージ抑制法の検証」
- (13) Barbosa, P.; Steimer, P.; Steinke, J.; Meysenc, L.; Winkelnkemper, M.; Celanovic, N: "Active Neutral-point-Clamped Multilevel Converter", <u>Power Electronics Specialists Conference</u>, 2005. PESC '05. IEEE 36th 16-16 June 2005 Page(s):2296 – 2301
- (14) 樫原有吾,伊東淳一:「アクティブ中性点クランプ形マルチレベルインバータの損失に関する一考察」 電気学会研究会資料,SPC-10-025(2010)
- (15) 釜我 晶武,成 慶珉 他「フライングキャパシタマルチレベル電力変換器の集積化の基礎検討」平成 20 年電気学会産業応用部門大会, pp.1-373-1-376 (2008)



(a)位相シフトキャリア比較方式

(a) phase shift carrier comparison method



(b)瞬時空間電圧ベクトル選択式三角波比較方式
(b)space vector choice carrier comparison method
図 12 高調波解析結果
Fig.12 Output voltage THD