論 文

# アクティブバッファを用いた単相降圧形 PFC 整流器の開発

学生員 大沼 喜也\* 正員 伊東 淳一\*

Development of Buck PFC AC-DC Converter using an Active Buffer

Yoshiya Ohnuma\*, Student Member, Jun-ichi Itoh\*, Member

(20XX 年●月●日受付, 20XX 年●月●日再受付)

This paper discusses a new circuit configuration and a control method for a single-phase AC-DC converter with power factor correction (PFC). The proposed converter can achieve low total harmonic distortion (THD) for the input current, and at the same time, it can use an active buffer to control the low output DC voltage ripple. The proposed converter does not require large smoothing capacitors and large inductors, which are conventionally required in such converters to decouple the power ripple with a frequency twice that of the power supply. The buffering energy is maintained by a small capacitor, which controls the voltage variation in the capacitor using the active buffer. In this paper, the fundamental operations of the proposed converter are confirmed by experimental results. From the experimental results, it is found that the input current THD is 1.44%, the ratio of the output voltage ripple is 6.33% and the input power factor (PF) is greater than 99%. In addition, a maximum efficiency greater than 96% is obtained in the prototype.

**キーワード**:単相整流器,力率改善,降圧形,リプル電力,エネルギー蓄積要素 **Keywords**: single-phase rectifier, power factor correction, buck type, ripple energy, energy storage device

# 1. はじめに

単相交流を直流に変換する単相整流器は、家庭用電子機 器の電源やバッテリーへの充電,電車など多岐に用いられ, さらなる小型化・軽量化・高効率化が要求されている。ま た、電源の品質維持のため入力電流の高調波対策が求めら れる。これまで、ダイオード整流器の後段に DC-DC コンバ ータを接続し、入力電流を正弦波化する様々な力率改善回 路(PFC)や,その小型・高性能化手法が提案されている<sup>(1)-(9)</sup>。 単相交流を電源とする降圧形(電流形)変換器は出力側の直 流インダクタが大型となり、昇圧形に比べ変換器が大型化 する。この原因は、単相交流で入力電流を正弦波とした場 合,電源周波数の2倍で電力が脈動することに起因する。 昇圧形(電圧形)整流器は出力側の平滑キャパシタで電力脈 動エネルギーを吸収することがよく知られている。一方、 降圧形(電流形)整流器は,昇圧形の双対回路なので,出力側 の直流インダクタで電力脈動のエネルギーを吸収する。イ ンダクタのエネルギー蓄積密度はキャパシタに比べ低いた め、降圧形整流器では2 倍の電力脈動を吸収する平滑イン

 \* 長岡技術科学大学 〒940-2188 新潟県長岡市上富岡町 1603-1 Nagaoka University of Technology 1603-1, Kamitomioka-machi, Nagaoka 940-2188, Japan 0258-47-9563 ダクタの体積が特に大型化する。

この問題を解決するために、これまでいくつかの方式が 提案されている。例えば、直流インダクタに並列に逆阻止 スイッチを追加した回路が提案されている<sup>(9)</sup>。この手法は直 流インダクタの小型化が可能であるが、出力電圧リプルが 増大するため大容量のキャパシタが必要となる。また、交 流チョッパを結合した単相 PWM 電流形整流器が提案され ている<sup>(10)(11)</sup>。この方式は、交流チョッパ内のキャパシタで 電力脈動を吸収するため、直流インダクタを小型化できる が、スイッチ数が6個必要となる。一方、2つの降圧チョッ パを用い、片方の降圧チョッパを補助回路として電力脈動 を補償する方式が提案されている<sup>(12)</sup>。この方式においても、 補助回路内のキャパシタにより電力脈動を吸収するため直 流インダクタを小型化できる。しかし、部品点数や通過素 子数が増加するため損失増加が懸念される。

そこで本論文では、ダイオード整流器の後段に 2 個のス イッチと 1 個のダイオードおよび小容量のキャパシタで電 力脈動を補償する小型化可能な降圧形単相整流器を提案す る。この回路の主な特徴は、

- 少ない部品点数で PFC 機能と電力脈動補償を同時に実現できる
- (2) キャパシタ電圧を大きく変化させ電力脈動を吸 収することで、キャパシタを小容量化できる

<sup>© 200</sup> The Institute of Electrical Engineers of Japan.

(3) キャパシタで電力脈動を補償することで直流インダクタを小さくできる

などが挙げられる。

ここでは、まず提案回路の回路構成を示し、バッファ回路の動作原理を説明する。次に電力脈動を補償する原理を述べ、入力電流の正弦波およびリプルのない出力電圧を実現する制御方式とキャパシタ電圧の制御方式を提案する。 さらに、キャパシタ容量の設計指針を述べ提案回路が小型化可能であることを示す。最後に、提案した回路とその制御手法について750 Wの試作機で実験を行い、提案回路の妥当性と有効性を確認する。

#### 2. 回路構成

図1に提案回路を示す。単相交流はダイオード整流器で 整流し、バッファ回路と称する回路で入力電流の正弦波化 および電力脈動補償を行う。バッファ回路は2つのスイッ チ素子と1つのダイオードおよびキャパシタで構成する。 特にキャパシタと直列にスイッチを接続した回路を本論文 ではアクティブバッファと称する。アクティブバッファに 用いるスイッチ Swaはソースをキャパシタ側に、ドレインを 負荷のマイナス側に接続することで提案回路の電流経路を 達成する。Swaは逆接続となるので、初期充電対策が必要と なる。入出力にはLCフィルタを挿入するが、スイッチング 成分除去用でありスイッチング周波数を高くすることで、 容易に小型化できる。

図2に各スイッチのスイッチング状態における回路動作 を示す。アクティブバッファのキャパシタ電圧は常に入力 電圧より高く保つ。これにより、入力電源とキャパシタ間 の短絡経路は発生せず、各スイッチのオン・オフで入力電 流およびキャパシタの充放電電流を制御することができ る。直流インダクタ電流を連続とした場合、スイッチのオ ン・オフの状況により、提案回路は 4 つの電流経路に分け ることができる。スイッチの状態に応じて図2のように, それぞれモード1からモード4と定義する。モード1では スイッチ Swa がオフ, Swb がオンなので,入力電流がそのま ま負荷に流れる。モード2は、入力電圧よりキャパシタ電 圧が高いため、入力電流は流れず、アクティブバッファの キャパシタ電流が負荷へと流れる。この期間、アクティブ バッファのキャパシタ C<sub>dc</sub>に蓄えられた電荷は放電される。 一方モード3では、入力電圧とキャパシタ電圧の差が負荷 に印加される。このとき、アクティブバッファのキャパシ タ C<sub>dc</sub>は充電される。最後にモード4は直流インダクタ電流 の還流経路となり、入力電流やキャパシタ電流は流れない。 このように、提案回路は通常の降圧チョッパ動作(モード1, モード 4)に加え、キャパシタの充放電動作(モード 2、モー ド 3)が行え、充放電動作の割合を制御することで電力脈動 補償を実現する。

#### 3. 制御原理

(3・1) 電力脈動の補償原理 図 3 に入力電圧と電流



がそれぞれ正弦波で、一定の負荷に電力を供給したときの 入力電力と出力電力、およびそのバッファが充放電する電 力の関係図を示す。入力力率1の条件では、瞬時電力 p<sub>in</sub>は (1)式で表せる。なお、本論文では、以降、小文字で表す物 理量はキャリア1周期中の平均値とし、スイッチングリプ ル成分を無視した連続時間の物理量として議論する。

$$p_{in} = V_{INp} I_{INp} \sin^2(\omega t)$$
  
=  $\frac{1}{2} V_{INp} I_{INp} - \frac{1}{2} V_{INp} I_{INp} \cos(2\omega t)$  .....(1)

ただし、 $V_{INp}$ は入力電圧最大値、 $I_{INp}$ は入力電流最大値、 $\omega$ は電源角周波数である。(1)式から明らかなように、入力電力は電源周波数の2倍で脈動する。一方、出力電力を一定にするために、入力で発生する電力脈動を打ち消すには、バッファの瞬時電力 $p_{buf}$ は(2)式にて制御する。

$$p_{buf} = \frac{1}{2} V_{INP} I_{INP} \cos(2\omega t) \dots (2)$$

(2)式の電源1周期の平均電力はゼロであるので、キャパ シタが利用できる。電力脈動を除去した結果、瞬時出力電 力 *p*<sub>out</sub>は、損失を無視すると(3)式となり、入力電力の平均値 と一致し電力一定となる。

$$p_{out} = \frac{1}{2} V_{INp} I_{INp} = V_{OUT} I_L$$
(3)

ただし、 $V_{OUT}$ 、 $I_L$ は出力電圧、出力直流インダクタ電流の平均値である。

〈3・2〉各デューティ指令の算出法 提案回路は上述した通り、4つのモードで制御する。(2)式において、pbufが正の期間モード2を用い放電し、負の期間モード3を用い充電することで、提案回路は電力脈動を補償する。各モードに対するデューティを dmodel から dmodel と定義し、図1中に示すとおり、入力整流電流を irec、キャパシタ電流を ic と定義すると、各電流と直流インダクタ電流 IL との電流方程式は(4)式となる。

$$\begin{bmatrix} i_{rec} \\ i_c \end{bmatrix} = \begin{bmatrix} d_{model} & d_{mode3} \\ d_{mode2} & -d_{mode3} \end{bmatrix} \cdot I_L \dots \dots \dots (4)$$

ただし、モード3の期間、 $i_c$ は充電方向となるため、キャパ シタ電流 $i_c$ の $d_{mode3}$ の係数は負になる( $i_c$ は図1に示すように 放電方向を正と定義している)。(4)式から、キャパシタ電流  $i_c$ は $d_{mode3}$ と $d_{mode3}$ で充放電制御できることがわかる。

また、ILは連続電流なので(5)式を満たす必要がある。

$$d_{model} + d_{mode2} + d_{mode3} + d_{mode4} = 1$$
 .....(5)

入力電流を正弦波にするには、inecは(6)式を満たせばよい。

$$i_{rec} = I_{INp} |\sin(\omega t)| \qquad (6)$$

これより、d<sub>model</sub>は(4)式と(6)式より(7)式となる。

ここで, *d<sub>mode3</sub>*は以下の手順で求められる。アクティブバ ッファ回路内にあるキャパシタの瞬時電力は(2)式で表され る補償電力と一致する必要がある。よって,キャパシタ電 流 *i<sub>c</sub>*は(8)式にて求められる。

$$i_c = \frac{V_{INp}I_{INp}}{2v_c}\cos(2\omega t) \dots (8)$$

ただし、 $v_c$ はアクティブバッファのキャパシタ電圧である。 さらに、(4)式の $i_c$ に(8)式を代入し $d_{mode2}$ - $d_{mode3}$ を $d_{tempo}$ とおいて整理すると(9)式となる。

$$d_{mode2} - d_{mode3} = d_{tempo} = \frac{V_{INp}I_{INp}}{2v_c I_I} \cos(2\omega t) \dots (9)$$

ただし,提案回路は、モード2で放電( $i_c > 0$ )し、モード3で 充電( $i_c < 0$ )する。よって(10)式に示す通り、 $d_{tempo} > 0$ ならば  $d_{mode2}$ に $d_{tempo}$ を代入し、 $d_{mode3}$ はゼロとする。一方、 $d_{tempo} < 0$ ならば $d_{mode3}$ に $d_{tempo}$ を代入し、 $d_{mode2}$ はゼロとする。



Fig. 4. Commands and a carrier and switching patterns (discharge mode). Table 1. Pulse transform table.

| The number<br>of mode | $S_{I}$ | <i>s</i> <sub>2</sub> | <i>S</i> 3 | SWa | <i>sw<sub>b</sub></i> |
|-----------------------|---------|-----------------------|------------|-----|-----------------------|
| Mode1                 | 1       | 1                     | 1          | 0   | 1                     |
| Mode2                 | 0       | 1                     | 0          | 1   | 1                     |
| Mode3                 | 0       | 0                     | 1          | 0   | 0                     |
| Mode4                 | 0       | 0                     | 0          | 1   | 0                     |

$$\begin{cases} d_{mode2} = \begin{cases} d_{kempo} & , d_{kempo} \ge 0 \\ 0 & , d_{kempo} \le 0 \\ \\ d_{mode3} = \begin{cases} -d_{kempo} & , d_{kempo} \le 0 \\ 0 & , d_{kempo} \ge 0 \end{cases}$$
(10)

ところで,(3)式を変形して *I*<sub>*INp*</sub> と *I*<sub>*L*</sub> の比を求めると,入 力電圧 *V*<sub>*INp*</sub> と出力電圧 *V*<sub>*OUT*</sub> の比の 2 倍と一致することがわ かる。

よって, (7)式, (9)式に(11)式を代入し, 出力電圧 V<sub>OUT</sub>を指 令値 V<sub>OUT</sub>\*とすると, 各デューティの指令値は最終的に(12)~ (14)式により求める。

$$d_{kempo} = \frac{V_{OUT}}{v_c} \cos(2\omega t) \downarrow \forall ,$$

$$\begin{cases}
d_{mode2} = \begin{cases}
d_{kempo} & , d_{kempo} \ge 0 \\
0 & , d_{kempo} \le 0 \\
d_{mode3} = \begin{cases}
-d_{kempo} & , d_{kempo} \le 0 \\
0 & , d_{kempo} \ge 0
\end{cases}$$
(13)

 $d_{mode4} = 1 - (d_{mode1} + d_{mode2} + d_{mode3})$  .....(14)

これより,各デューティ指令値は入力最大電圧値 $V_{INp}$ ,電源角周波数 $\omega$ ,アクティブバッファのキャパシタ電圧 $v_c$ および出力電圧指令値 $V_{OUT}$ \*より求めることができる。

**(3·3) 出力電圧最大値** すべてのデューティ指令値は、正の値でかつ、(14)式を満足する必要がある。(12)式を



Fig. 5. Control block diagram of the proposed converter.

(14)式に代入し、
$$d_{mode4}$$
を求めると(15)式となる。  
 $d_{mode4} = 1 - (2 \frac{V_{OUT}}{V_{INp}} |\sin(\omega t)| + d_{mode2})$ .....(15)

(15)式から、 $d_{mode4}$ を常に正の値にするには、右辺括弧内 の値が 1 以下となればよいことがわかる。右辺括弧内が最 大となる位相は $\omega t = \pi/2$ (または- $\pi/2$ )となり、またこのとき、  $d_{mode2} = 0$ となる。よって、括弧内を1以下にする条件から、 (16)式が導出される。

$$0 \le 1 - 2 \frac{V_{OUT}^{*}}{V_{INp}}$$

$$V_{OUT}^{*} \le \frac{V_{INp}}{2}$$
(16)

(16)式より,提案回路の出力最大電圧は,入力電圧最大値の 1/2 に制限されることがわかる。

〈3・4〉 パルス生成法 図4に放電時の三角キャリア と指令値およびモード遷移の関係図を示す。また、表1に 各モードに対するスイッチパターンを示す。モード1から モード4への遷移はスイッチング回数が増加するため、モ ード2又はモード3を経て遷移させる。そこで、d<sub>model</sub>とd<sub>model</sub> にd<sub>mode2</sub>またはd<sub>mode3</sub>を加算した指令値を作成し、三角キャ リアと比較して比較信号s<sub>1</sub>, s<sub>2</sub>, s<sub>3</sub>を生成する。比較信号よ り、表1を用い各スイッチのスイッチングパターンを生成 する。この方式により、所望するモードのデューティ比に 応じた各スイッチのオン・オフ時間と所望の遷移を実現す るスイッチングパターンを得ることができる。提案回路は すべてのスイッチングパターンで、電流経路の解放や短絡 が発生しないので、デットタイムなどを考慮しなくてよい 特徴がある。

図 5 に制御ブロック図を示す。アクティブバッファのキ ャパシタンス C<sub>dc</sub> およびキャパシタ電圧最低値 V<sub>Cmin</sub>,そし て出力電圧指令値 V<sub>OUT</sub>\*を設定し、入力最大電圧値 V<sub>INp</sub>、入 力電圧位相θ、キャパシタ電圧 v<sub>c</sub>および直流インダクタ電流 i<sub>1</sub>を検出し各デューティを算出する。各デューティを図中に 示す通り比較し、表 1 を用いて各スイッチのスイッチング 信号を生成する。なお、キャパシタの電圧制御の詳細につ いては、次節にて述べる。

**〈3·5〉 キャパシタ電圧制御** アクティブバッファの キャパシタ電圧はスイッチングの立ち上がり,立ち下がり 誤差や損失等の影響により,所望の値に制御されない可能 性がある。そこで、PI 制御を用いて、キャパシタ電圧を制 御する。キャパシタ電圧と電流の積は(2)式と一致するので、 両辺を積分し整理すると、キャパシタ電圧の理論値が得ら れ、(17)式にて求められる。

$$\int_{t_0}^{t} v_c \dot{i}_c dt = \int_{t_0}^{t} \frac{1}{2} V_{INp} I_{INp} \cos(2\omega t) dt$$
$$v_c = \sqrt{v_{c0}^2 - \frac{p_{out}}{\omega C_{dc}} \left\{ \sin(2\omega t) - \sin(2\omega t_0) \right\}} \quad \dots \dots \dots (17)$$

ただし、 $v_{c0}$ 、 $t_0$ は積分開始時のキャパシタ電圧および時間である(導出は付録参照のこと)。

キャパシタ電圧最低値 V<sub>Cmin</sub> を初期値とした場合,(17)式は(18)式にて表すことができる。

図5に示す通り、(18)式より求めたキャパシタ電圧指令値 と、検出したキャパシタ電圧を比較し、PI 調節器に入力す る。そして、PI 調節器の出力値を*d<sub>tempo</sub>に減算する。*また出 力電圧への影響を抑えるため、入力電流指令に補償分のデ ューティを加算する。

#### 4. 電力脈動を吸収する受動素子の考察

本章では,単相交流の電力脈動を吸収する受動素子につ いて議論し,その後,提案法の優位性を示す。

電力脈動を吸収するために受動素子が蓄えなければならないエネルギーW,は、(1)式第2項で示される電力脈動項の エネルギーと一致し、その最大値は(19)式より得られる。

$$W_{r} = \frac{1}{2} V_{I\lambda\dot{p}} I_{I\lambda\dot{p}} \int_{-\pi/(4\omega)}^{\pi/(4\omega)} \cos(2\omega t) dt$$
  
=  $\frac{V_{I\lambda\dot{p}} I_{I\lambda\dot{p}}}{2\omega} = \frac{p_{out}}{\omega}$  (19)

つまり,受動素子に蓄えなければならないエネルギーは, 出力電力と電源角周波数により一意に決定される。このエ ネルギーをキャパシタで吸収する場合,キャパシタに蓄え られるエネルギーと電圧の関係から(20)式が成り立つ。

ただし $V_{Cmax}$ はキャパシタ電圧の最高値, $V_{Cmin}$ は最低値を表 す。これより必要なキャパシタンスは,(21)式にて計算でき る。

一方,エネルギーをインダクタで吸収する場合に必要な インダクタンスは,キャパシタと同様に求められ,(22)式に て計算できる。

ただし  $I_{Lmax}$ はインダクタ電流の最高値, $I_{Lmin}$ は最低値を表 す。(21)式,(22)式からわかるように、電力脈動を吸収する キャパシタンスやインダクタンスを小さくするには許容可 能な電圧,電流の最高値を高くし、可能な限り変動幅を大 きくすればよい。

次に,従来回路(降圧チョッパ回路,昇圧チョッパ回路) と提案回路において,単相交流の電力脈動を吸収するのに 必要な容量について検討する。従来回路は,電力脈動を吸 収する受動素子の電位変動が直接出力リプルになるため, 一般に許容可能な電圧または電流の変動幅は小さな値に設 定する必要がある。図6に出力電力を750 W 一定とし,出 力電圧を変化させた場合,電力脈動を吸収するのに必要な 受動素子の値を示す。ただし出力電圧・電流リプル率は10% とし,昇圧チョッパはキャパシタで,降圧チョッパはイン ダクタで電力脈動をすべて吸収できるものとする。なお, 本論文では,出力電圧リプル率 V<sub>rip</sub>は(23)式にて定義する。

ただし, V<sub>OUTmax</sub>, V<sub>OUTmin</sub>, V<sub>OUTave</sub> は出力電圧最高値, 出力 電圧最低値, 出力電圧平均値である。

図 6 より,従来回路は出力電圧に大きく依存し,また大 きなインダクタンス・キャパシタンスの値が必要となる。 そのため従来回路では,出力リプルが制限される用途に対 して小型化は難しいといえる。特に降圧チョッパでは出力 電圧 130 V において必要なインダクタンスの値が約 350 mH となり,非常に大きなインダクタが必要となる。

一方,提案回路は電力脈動をアクティブバッファのキャ パシタで吸収する。本回路は、キャパシタの電圧変動を考 慮してスイッチングデューティを生成するので、キャパシ タの電圧変動は出力に影響しない。キャパシタ電圧の最低 値は入力電圧により決まり、最高値は使用する素子および キャパシタの耐圧により決定される。つまり、アクティブ バッファのキャパシタ電圧は理論的に大きく変動でき、出 力電圧にも依存しない。図7に出力電力を750W一定とし、 キャパシタ電圧最高値を変化させた場合の必要なキャパシ タンスを示す。図7より、キャパシタ電圧の最高値を許容 すれば、キャパシタの小容量化が容易に実現できる。なお、 提案回路は高耐圧で大電流のキャパシタが必要となるが, 積層セラミックコンデンサなど高耐圧・大電流のキャパシ タが開発されており、小型化がおおいに期待できる(13)。ス イッチング素子は従来の降圧チョッパと比較し、電流の最 大値は等しいが、電圧の最大値はキャパシタの変動分が重 畳される。



Fig. 6. Required value of passive component of conventional converters.



Fig. 7. Required value of the active buffer capacitor of the proposed converter. Table 2. Specification and device information of prototype converter.

| Items                                        | Value   | Items                                            | Value  |  |  |
|----------------------------------------------|---------|--------------------------------------------------|--------|--|--|
| Input voltage (r.m.s.)                       | 200 V   | Carrier frequency                                | 20 kHz |  |  |
| Input frequency                              | 50 Hz   | Output power                                     | 750 W  |  |  |
| Input and output filter cut-off<br>frequency | 2.8 kHz | Output voltage                                   | 130V   |  |  |
| Active buffer capacitor C <sub>dc</sub>      | 100 µF  | Minimum capacitor<br>voltage(V <sub>Cmin</sub> ) | 283V   |  |  |
| Switching devices                            | ST      | Y80NM60N(STMicroelectronics)                     |        |  |  |
| Diodes                                       | FE      | S16JT(Fairchild Semiconductor co.)               |        |  |  |
| Active buffer capacitor                      | MEC     | MEC series type RM (Shizuki ekectric co.)        |        |  |  |



Fig. 8. Experimental results.

## 5. 実験結果

本論文で提案する回路とその制御方式を確認するため, 実際に定格 750 W の試作機を製作し実験を行った。表 2 に 試作機の仕様と実験条件を示す。スイッチング素子での損 失をできるだけ抑えるため、試作機はオン抵抗の小さな MOSFET を選定した。なお、提案回路は MOSFET のボディ ダイオードを流れるモードはなく,ボディダイオードによ るリカバリー損失が発生しないため, MOSFET が適用でき る。本実験では、家庭の比較的大きな機器や工場の単相入 力機器を想定し、入力電圧 200 V とした。また、出力電圧指 令値は最大値電圧付近で制御余裕を加味して 130 V と設定 し、負荷抵抗値を変化させて出力電力の調整を行った。入 力と出力の LC フィルタのインダクタンスは1 mH, キャパ シタンスは 3.3 μF, カットオフ周波数 2.8 kHz とした。アク ティブバッファのキャパシタは 100 μF を用いた。キャパシ タ電圧最低値を VINp と同じ 283 V に設定すると、定格出力 時キャパシタ電圧の最高値は357Vとなる。

図8に,提案回路の実験結果を示す。図8(a)に定格出力時 の入力電圧,入力電流,出力電圧および出力インダクタ電 流の波形を示す。結果より,入力電流は力率0.999,入力電 流ひずみ率(THD)1.44%の正弦波,出力電圧は指令値通り 130V,電圧リプル率6.33%の直流が出力されている。また, 図8(b)に定格出力時の入力電圧・電流波形およびアクティブ バッファのキャパシタ電圧の波形を示す。結果より,キャ パシタ電圧が電源周波数の2倍で脈動しており,電圧の振 幅値も理論と一致している。これらの結果より,単相交流 の電力脈動がアクティブバッファのキャパシタで吸収され ており,提案回路が理論通りに動作していることが確認で きる。

図 9(a)に出力負荷を約40%から100%に変化させた時の波 形,図 9(b)に出力負荷を100%から40%に変化させた時の波 形を示す。結果より、負荷変動した場合でも出力電圧は一 定に保たれており、入力電流も変動に応じて正弦波に制御 されていることが確認できる。また、キャパシタ電圧も理 論値通り制御されている。なお、過渡応答時の振動は PI 調 節器のゲイン設計に起因するものと考えている。以上のこ とから、制御法の妥当性が確認できる。

図10に出力電力に対する提案回路の効率および入力力率 を示す。定格出力時において、入力力率は0.999、最高効率 は96.4%を達成した。また、広い領域で高い力率と効率を達 成した。なお、軽負荷において、力率が低下するのは入力 フィルタに流れる進み電流の割合がダイオード整流器に流 れ込む電流に対して、大きくなるためである。

図11に各出力に対する提案回路の入力電流 THD を示す。 広い範囲で3%以下と良好な値を確認した。

図 12 に各出力に対する出力電圧リプル率 V<sub>rip</sub>を示す。ここで、従来回路として降圧チョッパ回路の出力フィルタに 提案回路で用いた 100 µF のキャパシタを単純に接続した回路との比較を行った。従来回路では出力電力が大きくなる



Fig.12. Output voltage ripple.

につれて、出力電圧に大きなリプルが発生していることが わかる。一方提案回路では、広い範囲で出力電圧リプル率 は 10%以下となり、電力脈動が出力側に影響していないこ とが確認できる。

なお、実験結果において、電源周波数の2倍成分の出力 電圧リプルが残留する原因として、各モードの素子や配線 の電圧降下の違いによる影響が挙げられる。各モードの指 令値は電源周波数の2倍の周波数成分を有するが、各モー ドで素子の通過数や種類(ダイオードと MOSFET)によりオ ン電圧降下が異なるため、2倍成分の出力電圧リプルが生じ ている。また、低出力時、入力電流 THD および出力電圧リ プルが悪化する理由として、直流インダクタ電流がキャリ ア1周期内で不連続になり、出力電圧が一定に保たれない ことが挙げられる。これらの問題は、出力電圧指令値 Vour<sup>\*</sup> に PI 制御器を用いて出力電圧フィードバック制御を追加す ることで改善できると思われる。

## 6. 結論

本論文では、少ない部品点数で PFC 機能と小容量のキャ パシタで電力脈動補償機能の両方を同時に実現できる降圧 形単相整流器を提案した。提案回路はアクティブバッファ のキャパシタで電源周波数の 2 倍の電力脈動を吸収するた め、直流インダクタが小さくても出力電圧にリプルは発生 せず、入力電流も正弦波にできる。ただし、出力電圧の最 大値は入力電圧最大値の 1/2 に制限される。また、キャパシ タ電圧を大きく変化させることでアクティブバッファキャ パシタの小容量化が容易に実現できることを明らかにし た。さらに、750Wの提案回路の試作器を製作し、実験によ り検証し、以下の結果を得た。

- 入力電流力率 0.999,入力電流 THD1.44%の正弦波電 流を取得
- (2) 出力電圧リプル率 6.33%の直流電圧を確認
- (3) 最高変換器効率 96.4%

以上のことから,提案する回路とその制御方式の有用性 を確認した。

 T. Takeshita, Y. Toyoda and N. Matsui "DC Voltage Control and Harmonic Current Suppression of Single-phase PFC Converter," *IEEJ Trans. 1A*, vol. 121, no. 10, pp. 1041-1048, 2001 (in Japanese).
 竹下 隆晴, 豊田 泰延, 松井 信行:「単相 PFC コンバータの直流電 圧制御と高調波電流抑制」, *電学論 D*, Vol. 121, No. 10, pp. 1041-1048 (2001)

- (2) B. N. Singh, A. Chandra, K. Al-Haddad, A. Pandey, and D. P. Kothari, "A review of single-phase improved power quality AC-DC converters," *IEEE Trans. Ind. Elec.*, vol. 50, no. 5, pp. 962–981, 2003.
- (3) K.-hen Chao and P.-T. Cheng, "Power decoupling methods for single-phase three-poles AC/DC converters," in *Proc. IEEE Energy Conversion Congress and Exposition ECCE 2009*, 2009, pp. 3742-3747.
- (4) L. Huber, L. Gang, and M. M. Jovanovic, "Design-oriented analysis and performance evaluation of buck PFC front end," *IEEE Trans. Power Electron.*, vol. 25, no. 1, pp. 85–94, 2010.

- (5) J. C. Crebier, B. Revol, and J. P. Ferrieux, "Boost-chopper-derived PFC rectifiers: interest and reality," *IEEE Trans. Ind. Elec.*, vol. 52, no. 1, pp. 36–45, 2005.
- (6) K. Tsuno, K. I. Ishii, and T. Shimizu, "Comparison of Power Decoupling Characteristics of DC Ripple Energy on the Single-phase Voltage Source PWM Rectifiers," IEEJ Trans. IA, vol. 126, no. 1, pp. 64–73, 2006 (in Japanese). 津野 康一, 石井 謙市朗, 清水 敏久:「単相電圧形 PWM 整流器に おけるパワーデカップリング特性の比較」, *電学論 D*, Vol. 126, No. 1,
- pp. 64-73 (2006)
  (7) K.-hen Chao and P.-T. Cheng, "Power decoupling methods for single-phase three-poles AC/DC converters," in *Proc. IEEE Energy Conversion Congress and Exposition ECCE 2009*, 2009, pp. 3742-3747.
- (8) S. Wang, X. Ruan, K. Yao, and Z. Ye, "A flicker-free electrolytic capacitor-less ac-dc LED driver," in *Porc. IEEE Energy Conversion Congress and Exposition ECCE 2011*, 2011, pp. 2318–2325.
- (9) S.-ichi Motegi and A. Maeda, "A Single-phase Buck PFC Converter with Improved Input Current Waveform," *IEEJ Trans. 1A*, vol. 117, no. 10, pp. 1286-1287, 1997 (in Japanese).
   茂木 進一,前田 明志: 「入力電流波形を改善した単相降圧形高力 率整流器」, *電学論D*, Vol. 117, No. 10, pp. 1286-1287 (1997)
- (10) Y. Neba, "A Single-phase PWM Current Source Type Converter coupling with AC Chopper," *IEEJ Trans. IA*, vol. 117, no. 6, pp. 673-679, 1997 (in Japanese).
   根葉 保彦: 「交流チョッパを結合した単相 PWM 電流形電力変換器」, *電学論 D*, Vol. 117, No. 6, pp. 673-679 (1997)
- (11) Y. Neba and K. Kodashiro, "Three-leg PWM current source converter with AC chopper for single-phase utility," *IEEJ Trans. 1A*, vol. 126, no. 9, pp. 1171-1177, 2006 (in Japanese).
  根葉 保彦,小田代 研志:「交流チョッパを結合した 3 レグ単相 PWM 電流形コンバータ」, 電学論 D, Vol. 126, No. 9, pp. 1171-1177 (2006)
- (12) K. Nishimura, K. Hirachi, S. Komiyama, and M. Nakaoka, "Two buck choppers built-in single phase one stage pfc converter with reduced DC voltage ripple and its specific control scheme," in *Proc. Twenty-Third Annual IEEE Applied Power Electronics Conference and Exposition APEC* 2008, 2008, pp. 1378-1383.
- (13) (株)村田製作所: 投稿記事(パワーエレクトロニクス用セラミック コンデンサ)http://www.murata.co.jp/products/article/ta06d2/index.html

# 付 録

## 1. アクティブバッファのキャパシタ電圧の導出

キャパシタ電圧と電流の積は(2)式で示すバッファの瞬時 電力  $p_{buf}$ と一致する。積分開始時の時間  $t_0$ , キャパシタの初 期電圧を  $v_0$ とし両辺を積分し,  $v_c$ を求めると, (付 1)式が得 られる。

以上で導出された。

**大** 沼 喜 也 (学生員) 1985 年 5 月 12 日生まれ。2010 年 3 月長岡技術科学大学大学院工学研究科修士課程電気電子情報工学



専攻修了。同年4月同大学大学院工学研究科博 士後期課程エネルギー・環境工学専攻に進学。 日本学術振興会特別研究員 DC。主に電力変換 回路に関する研究に従事。IEEE 会員。

## 伊東淳一



(正員) 1972 年1月6日生まれ。1996年3月 長岡技術科学大学大学院工学研究科修士課程 終了。同年4月,富士電機(株)入社。2004年 4月長岡技術科学大学電気系准教授。現在に至 る。主に電力変換回路,電動機制御の研究に従 事。博士(工学)(長岡技術科学大学)。2007年 第63回電気学術振興賞 進歩賞受賞。2010年 Isao Takahashi Power Electronics Award 受賞。 IEEE 会員。