# 空間ベクトル PWM を用いた 3 レベル V 結線インバータの 中性点電位変動の低減手法

HUYNH DANG MINH\* 佐藤 大介 伊東 淳一(長岡技術科学大学)

# Neutral Point Potential Variation Reduction Method for the Three-level V-connection Inverter Using Space Vector Modulation

Huynh Dang Minh\*, Daisuke Sato, Jun-ichi Itoh (Nagaoka University of Technology)

This paper proposes a method which uses the Space Vector PWM (SVPWM) modulation to reduce the neutral point potential variation of the three-level V-connection rectifier-inverter. In the proposed method, by selecting the vectors which has low neutral point potential variation to generate the output voltage command value, the neutral point potential variation of the V-connection inverte can be reduced. In addition, the neutral point potential variation influence the magnitude of the load's common-mode leakage current. Moreover, the load's common-mode leakage current is dominant the generation of the conduction noise. Therefore, by reducing the neutral point potential variation, it can be considered that the proposed SVPWM method can reduce the conduction noise. After that, the simulation results and experimental comparison of the neutral point potential variation of the proposed method and the conventional method are analyzed. Due to this, the effect of reducing the neutral point potential variation of the proposed method can be confirmed.

キーワード:マルチレベル変換器,3レベルV結線インバータ,空間ベクトルPWM,中性点電位

(Keywords: Multilevel converter, 3-level V-connection inverter, Space Vector PWM, Neutral point potential)

#### 1. はじめに

近年,情報化社会の発展に伴い,常時インバータ給電方 式を用いた無停電電源装置(UPS)の需要が高まっている<sup>(1)</sup>。 本装置の特徴は,電源の安定性を確保できる点であり,瞬 時停電によるデータ損失を回避することが可能となる。こ れらの理由から,本システムは多くのサーバルームに採用 されている。しかしながら,常時インバータ給電方式では, 感電防止のため,出力側に絶縁トランスが必要となる。こ の絶縁トランスは装置全体の重量の約4割程度を占めるた め,回路が大型化する<sup>(2)</sup>。また,トランスによって常時損失 が発生するため,UPSの効率を低下させる問題がある<sup>(2)</sup>。さ らに,システムの誤動作やデータ損失を回避するため,ノ イズをさらに低減することが要求されている。

これらの問題を解決するため,トランスレス 2 レベル V 結線整流器・インバータから構成される Back-to-Back(BTB) システムが提案されている<sup>(2)</sup>。本システムでは,共通相を接 地することで,絶縁トランスを除去できる。従って,小型 化および高効率化が期待できる。しかしながら,直流中間 電圧が三相結線方式の 2 倍となるため,高耐圧のスイッチ ング素子が必要となる。

この問題の解決策として、3レベルV結線BTBシステム が提案されている<sup>(2)</sup>。この回路方式では2レベル方式と比較 した場合、素子数が増加するが、マルチレベル回路では一 般的にスイッチング素子に印加される電圧が直流中間電圧 の1/(n-1)倍(nはレベル数)になるため,耐圧の低い素子を 使用できる。また,素子に印加される電圧の低減によって, スイッチング損失も低減できる上に,トランスレス化によ って,従来方式に対して効率が7.9%改善であることが確認 されている<sup>(3)</sup>。

一方で,著者らはこれまでに3レベルV結線BTBシステムの雑音端子電圧が三相結線方式よりも高くなることを確認している<sup>(4)</sup>。そのため、UPSの主回路としてV結線BTBシステムを使用する際に、UPSの信頼性を低下させる可能性があることから,雑音端子電圧を低減させることが必要となる。一般的にはEMCフィルタにより抑制可能であるが、フィルタの体積増加によりUPSが大型化し、同時にコストも増加するという問題がある<sup>(5)</sup>。

原理的には雑音端子電圧の発生はコモンモード電流が支 配的である。なお、コモンモード電流は回路内において複 数の経路に存在するが、その中に負荷の浮遊容量を流れる コモンモード電流の発生は負荷の中性点電位変動が原因と なる。

そこで、本論文では V 結線インバータの雑音端子電圧の 発生原因となる中性点電位変動の低減を目的とした空間ベ クトル PWM (SVPWM)を提案する<sup>(6)~(10)</sup>。

本論文の構成は以下の通りである。はじめに、3 レベル V 結線インバータの空間ベクトル図において、中性点電位を 説明する。次に、V 結線インバータの中性点電位変動を低 減可能な SVPWM 方式の適用方法を提案する。最後に、シ ミュレーションおよび実機実験において中性点電位変動の 低減効果を確認する。

## 2. 3 レベル V 結線インバータの中性点電位

図1に3レベルV結線インバータの回路図を示す。ここで、 三相二相座標変換は(1)式で表される。(1)式により、空間ベ クトル図を作成するには、互いに 120 度の位相差を持つ 3 つの電圧指令値 $v_a, v_b, v_c$ を使用しなければならない。

三相結線の場合,相電  $E v_{uv} v_{v,v} v_{w}$ の変換を行う。しかしな がら、V 結線では出力電圧が  $v_{u}=v_{uv}, v_{v}=0, v_{w}=v_{wv}$ となるため, 120 度ずつずれた位相とはならない。そのため,(1)式を V 結線方式に適用するには3つの線間電  $E v_{uv}, v_{vw}, v_{wu}$ を用いる ことが必要となる。

表1に3レベルV結線インバータのスイッチングパター ンとその時の線間電圧 v<sub>uv</sub>, v<sub>vvv</sub>の値,図2に表1に基づい て作成した3レベルV結線インバータの出力電圧ベクトル 図を示す。ここで、Vは電圧指令ベクトルである。表1と図 2から、V結線インバータのスイッチングパターンは合計9 パターンが存在することが分かる。

続いて、V 結線インバータの中性点電位変動を考える。 まず、三相結線インバータの中性点電位変動は(2)式より与 えられる。

この時, U相, V相, W相のスイッチング状態をスイッ チング関数  $S_u$ ,  $S_v$ ,  $S_w \in \{1, 0, -1\}$ により表すと,  $v_{uo}$ ,  $v_{vo}$ ,  $v_{wo}$ は それぞれ(3), (4), (5)式のように表される。



また,(3),(4),(5)式を(2)式に代入すると,(6)式となる。

$$v_{no} = \frac{E_{dc}}{6} (S_u + S_v + S_w) \dots (6)$$

ここで、V 結線方式は三相結線方式のV 相を常にオフしている状態と見なすことができる。したがって、3 レベルV 結線インバータの中性点電位変動は(6)式において  $S_{\nu}=0$  とすることで求めることができ、(7)式で表される。

$$v_{no} = \frac{E_{dc}}{6} (S_u + S_w)$$
(7)

表2にV結線インバータの各出力電圧ベクトルとその際



Fig.1. 3-level V-connection inverter

Table 1. The values of line-to-line voltages  $v_{uv}$ ,  $v_{vw}$ ,  $v_{wu}$  corresponding to each switching pattern of the 3-level

## V-connection inverter

| Vector            | State of the switch (1:ON, 0:OFF) |                 |                 |                 |                 |                 |                 |          |             |                             |                 |
|-------------------|-----------------------------------|-----------------|-----------------|-----------------|-----------------|-----------------|-----------------|----------|-------------|-----------------------------|-----------------|
|                   | S <sub>u1</sub>                   | S <sub>u2</sub> | S <sub>u3</sub> | S <sub>u4</sub> | S <sub>w1</sub> | S <sub>w2</sub> | S <sub>w3</sub> | $S_{w4}$ | $V_{uv}$    |                             | V <sub>WU</sub> |
| V <sub>1,1</sub>  | 1                                 | 1               | 0               | 0               | 1               | 1               | 0               | 0        | $E_{dc}/2$  | - <i>E</i> <sub>dc</sub> /2 | 0               |
| V <sub>1,0</sub>  | 1                                 | 1               | 0               | 0               | 0               | 1               | 1               | 0        | $E_{dc}/2$  | 0                           | $-E_{dc}/2$     |
| V <sub>1,-1</sub> | 1                                 | 1               | 0               | 0               | 0               | 0               | 1               | 1        | $E_{dc}/2$  | $E_{dc}/2$                  | $-E_{dc}$       |
| V <sub>0,1</sub>  | 0                                 | 1               | 1               | 0               | 1               | 1               | 0               | 0        | 0           | - <i>E</i> <sub>dc</sub> /2 | $E_{dc}/2$      |
| V <sub>0,0</sub>  | 0                                 | 1               | 1               | 0               | 0               | 1               | 1               | 0        | 0           | 0                           | 0               |
| V <sub>0,-1</sub> | 0                                 | 1               | 1               | 0               | 0               | 0               | 1               | 1        | 0           | $E_{dc}/2$                  | $-E_{dc}/2$     |
| V.1,1             | 0                                 | 0               | 1               | 1               | 1               | 1               | 0               | 0        | $-E_{dc}/2$ | $-E_{dc}/2$                 | $E_{dc}$        |
| V.1,0             | 0                                 | 0               | 1               | 1               | 0               | 1               | 1               | 0        | $-E_{dc}/2$ | 0                           | $E_{dc}/2$      |
| V.1,-1            | 0                                 | 0               | 1               | 1               | 0               | 0               | 1               | 1        | $-E_{dc}/2$ | $E_{dc}/2$                  | 0               |



Fig.2. Output voltage vector diagram of the 3-level V-connection inverter

の中性点電位変動,図2に表2に基づき作成したV結線インバータの中性点電位変動の分布図を示す。表2より中性 点電位変動が最も高い出力電圧指令ベクトルはV<sub>1,1</sub>とV<sub>-1,-1</sub> であることが分かる。

## 3. 提案 SVPWM 方式

図3より、中性点電位変動を抑制するためには、電圧指令 ベクトル  $V \approx V_{1,1} \geq V_{2,1,1}$ を選択しなければ良い。しかし、 変調率をある値より高くするにはこれらの電圧指令ベクト ルを使用しなければならなくなる。

ここで、図3に示す領域Iにおける電圧指令ベクトルV の生成方法を検討する。領域Iにおいて、変調率が低い場合、 電圧指令ベクトルVはV<sub>1,0</sub>,V<sub>0,1</sub>およびゼロ電圧ベクトル V<sub>0,0</sub>で表すことができ、(8)式で与えられる。

|    | $0 t_1$      | $v_{\alpha 1,0}$ | $v_{\alpha 0,1}$ | $v_{\alpha}$  | ſ |
|----|--------------|------------------|------------------|---------------|---|
| (8 | $0 \mid t_2$ | $v_{\beta 1,0}$  | $v_{\beta 0,1}$  | $v_{\beta} =$ |   |
|    | $1 t_0$      | 1                | 1                | 1             |   |

ここで、電圧指令ベクトル  $V の \alpha 軸成分, \beta 軸成分をそれ$  $ぞれ <math>v_{\alpha} v_{\beta}, V_{0,1}$ の各成分を  $v_{\alpha 0,1}, v_{\beta 0,1}, V_{1,0}$ の各成分を  $v_{\alpha 1,0}, v_{\beta 1,0}$ とし、 $V_{0,0}, V_{0,1}, V_{1,0}$ の出力時間(デューティ)をそれぞ れ  $t_0, t_1, t_2$ とする。なお、 $V_{0,0}$ の出力時間は  $t_0 = 1 - t_1 - t_2$ であ る。

各選択ベクトルのαβ軸座標を(8)式に代入することで,(9) 式が得られる。

|   | $v_{\alpha} = t_2$                                                                                                                                                              |
|---|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| < | $v_{\beta} = \frac{-2\sqrt{3}}{3}t_1 + \frac{\sqrt{3}}{3}t_2 \dots \dots$ |
|   | $1 = t_1 + t_2 + t_0$                                                                                                                                                           |

領域 I において, 電圧指令ベクトル  $V_{1,1}$ を使用せずに電圧 指令ベクトル Vを生成できる変調率の上限では $t_0=0$ となる。 このときのβ軸成分  $v_{\theta}$ は(10)式となる。

$$v_{\beta} = \sqrt{3}v_{\alpha} - \frac{2\sqrt{3}}{3}$$
 .....(10)

同様に、図3に示す領域IIにおいて、 $V_{-1,-1}$ を使用せずに 電圧指令ベクトル Vを生成できる変調率の上限では $\beta$ 軸成 分 $v_{\beta}$ は(11)式となる。

図4に提案 SVPWM 方式の空間ベクトル図のセクタの区 切り方を示す。セクタ2、3、5、6において、所属する3つ の基準ベクトルによって電圧指令ベクトル Vを生成する。 また、図3に示した領域Iは電圧指令ベクトル V<sub>1,1</sub>を使用せ ずに電圧指令ベクトル Vを生成できるセクタ1とV<sub>1,1</sub>を使 用するセクタ7に分割する。同様に領域IIはセクタ4とセ クタ8に分割する。中性点電位変動の低減を目的としてい るため、セクタ7およびセクタ8では中性点電位の変動幅 が最小の E<sub>dc</sub>/6となるようにそれぞれ V<sub>0,0</sub>、V<sub>0,1</sub>、V<sub>1,0</sub>および V<sub>0,0</sub>、V<sub>0,1</sub>、V<sub>1,0</sub>を選択する。ここで、領域Iにおける、セク タ1およびセクタ7の判別条件はそれぞれ(12)式で与えられ る。

Table 2. The neutral point potential variation corresponding to each output voltage vector of the 3-level V-connection inverter

| Vector            | <i>v</i> <sub>uv</sub>      | V <sub>VW</sub>             | V <sub>wu</sub>             | Neutral point potential variation $v_{no}$ |
|-------------------|-----------------------------|-----------------------------|-----------------------------|--------------------------------------------|
| V <sub>1,1</sub>  | $E_{dc}/2$                  | - <i>E</i> <sub>dc</sub> /2 | 0                           | $E_{dc}/3$                                 |
| V <sub>1,0</sub>  | $E_{dc}/2$                  | 0                           | $-E_{dc}/2$                 | $E_{dc}/6$                                 |
| V <sub>1,-1</sub> | $E_{dc}/2$                  | $E_{dc}/2$                  | $-E_{dc}$                   | 0                                          |
| V <sub>0,1</sub>  | 0                           | -E <sub>dc</sub> /2         | $E_{dc}/2$                  | $E_{dc}/6$                                 |
| V <sub>0,0</sub>  | 0                           | 0                           | 0                           | 0                                          |
| V <sub>0,-1</sub> | 0                           | $E_{dc}/2$                  | - <i>E</i> <sub>dc</sub> /2 | - <i>E<sub>dc</sub></i> /6                 |
| V.1,1             | $-E_{dc}/2$                 | - <i>E</i> <sub>dc</sub> /2 | $E_{dc}$                    | 0                                          |
| V.1,0             | - <i>E</i> <sub>dc</sub> /2 | 0                           | $E_{dc}/2$                  | - <i>E</i> <sub>dc</sub> /6                |
| V.1,-1            | $-E_{dc}/2$                 | $E_{dc}/2$                  | 0                           | -E <sub>dc</sub> /3                        |



Fig.3. Neutral point potential variation distribution diagram of the 3-level V-connection inverter



Fig.4. Neutral point potential variation distribution diagram of the 3-level V-connection inverter

$$\begin{cases} v_{\beta} \ge \sqrt{3}v_{\alpha} - \frac{2\sqrt{3}}{3} & (\text{Sector I}) \\ v_{\beta} < \sqrt{3}v_{\alpha} - \frac{2\sqrt{3}}{3} & (\text{Sector 7}) \end{cases}$$
(12)

同様に、領域Ⅱにおいて、セクタの判定条件は(13)式で与 えられる。

$$\begin{cases} v_{\beta} \leq \sqrt{3}v_{a} + \frac{2\sqrt{3}}{3} \quad (\text{Sector 4}) \\ v_{\beta} > \sqrt{3}v_{a} + \frac{2\sqrt{3}}{3} \quad (\text{Sector 8}) \end{cases}$$
(13)

また,図4より(9)式および(10)式で表す直線は半径 r=0.58 の円と接する。従って,変調率が 0.58 以下の領域では,電 圧指令ベクトルとして V<sub>-1,-1</sub>と V<sub>1,1</sub>を使用せずに指令値を生 成できる。

#### 4. シミュレーション結果

3 レベル V 結線インバータの中性点電位変動の抑制効果を シミュレーションにより検証する。本章では提案 SVPWM 方式と従来の三角波キャリア比較変調方式(ユニポーラ変 調)の中性点電位変動の比較を行う。

図 5 にユニポーラ変調の原理図を示す。ユニポーラ変調 とは、0 から1 の間で変化する上段三角搬送波と-1 から 0 の間で変化する下段三角搬送波に対して正弦波の変調波を 比較することで PWM 波形を生成する方式である。

図 6 に SVPWM によりスイッチング信号を生成する原理 図を示す。ここで、選択ベクトルの出力時間  $t_0$ ,  $t_1$ ,  $t_2$ は制 御周期  $T_c$ で規格化されており、0 から1 の値である。この 値を振幅が1のキャリア(最小値0,最大値1の三角波)と比 較する。

 $t_1$ とキャリア(Carrier)を比較して  $t_1$  > Carrier の場合, ベクトル  $V_1$ を出力する。このときの実際のベクトルの出力時間は、制御周期  $T_c$ の  $t_1$ 倍である。次に、 $t_1+t_2$ と Carrier を比較して  $t_1+t_2$  < Carrier の場合,ベクトル  $V_0$ を出力する。この出力時間は、制御周期  $T_c$ の 1-( $t_1+t_2$ )倍、つまり  $t_0$ 倍である。残りの  $V_0$ ,  $V_1$ を出力しない期間はベクトル  $V_2$ を出力する。このベクトル  $V_2$ の出力期間は、1制御周期中に  $t_2T_c/2$ ずつ 2回存在し、合計  $t_2T_c$ である。最後にそれぞれのベクトルの情報をスイッチングパターンに変換する。各選択ベクトルにはそれぞれ、スイッチングパターンが割り振られている。

表 3 にシミュレーション条件を示す。変調率は電圧指令 ベクトルに V<sub>-1,-1</sub>と V<sub>1,1</sub>を使用しない 0.5 と使用する 1 とす る。

図 7 に従来方式の中性点電位変動のシミュレーション結 果を示す。図 7(a)と図 7(b)を比較すると,波形が一致してい ることが分かる。従来方式における変調率の大小により変 調方式が変化しないためである。従って,従来方式を使用 する際,(7)式に示すように,中性点電位変動の最大値は変



Fig.5. Carrier comparison unipolar modulation



Fig.6. Principle diagram of SVPWM

Table 3. Simulation conditions

| Input DC voltage    | 300 V                     |  |  |
|---------------------|---------------------------|--|--|
| Output frequency    | 60 Hz                     |  |  |
| Switching frequency | 16 kHz                    |  |  |
| Load                | RL load<br>(12.5 Ω, 5 mH) |  |  |

調率によらず, DC リンク電圧の大きさのみで決まる。よっ て, DC リンク電圧が一定となる場合,変調率によらず,中 性点電位変動の最大値が一定となることが分かる。

図 8 に提案 SVPWM 方式の中性点電位変動のシミュレー ション結果を示す。図 8(a)から、変調率が 0.5 の時、中性点 電位の変動幅は  $E_{dc}/6$ となる。図 7(a)と図 8(a)を比較して、 提案方式の中性点電位の変動幅が低減できていることがわ かる。また、図 8(b)から、変調率を 1 とした時、中性点電位 の最大値は  $E_{dc}/3$ となるが、変動幅が  $E_{dc}/6$ であることがわ かる。図 7(b)と図 8(b)を比較して、両方の中性点電位変動の 最大値は  $E_{dc}/3$ と同じであるが、提案方式の中性点電位の変 動幅は従来方式の半分である。





### (a) Modulation index = 0.5

(b) Modulation index = 1

Fig.7. Neutral point potential variation waveform when using the conventional control method



(a) Modulation index = 0.5



(b) Modulation index = 1

Fig.8. Neutral point potential variation waveform when using the proposed control method

#### 5.実験結果

3 レベル V 結線インバータの中性点電位変動の低減効果 を評価する。本章では変調率が小さい領域において,従来 のユニポーラ変調方式と提案 SVPWM 方式の中性点電位を 比較する。

図9に実機の構成を示す。ここで、出力V相は直流中点 と接続する。また、インバータはオープン制御であり、変 調率を入力として与える。なお、測定条件はシミュレーシ ョン条件と同一とする。

図 10 に従来方式と提案方式の動作波形を示す。図 10(a) と図 10(b)を比較すると、同一の出力線間電圧および出力電 流であるものの、提案方式の中性点電位変動の方が低いこ とが分かる。また、図 10 と図 7(a)、図 8(a)を比較すると、 両方式とも中性点電位変動のシミュレーション波形と実験 波形が一致している。

図11に従来方式と提案方式の中性点電位の高調波解析結 果を示す。図11より、両方式ともにキャリア周波数16kHz の倍数の周波数における高調波成分が存在する。また、図 11(a)と図11(b)を比較すると、提案方式の16kHzの成分が従 来方式より23V程度低い。

# 6. まとめ

本論文では、3 レベル V 結線インバータの中性点電位変 動の低減を目的とした SVPWM 方式を提案し、シミュレー ションおよび実機実験により提案方式の中性点電位変動の 抑制効果を検証した。今後は提案方式による雑音端子電圧 低減効果の検証を行う予定である。



Fig.9. Experimental circuit diagram of the V-connection inverter system

|     |      |       | X      | <b></b> 南大 |           |
|-----|------|-------|--------|------------|-----------|
| (1) | 佐藤明・ | 佐藤伸二· | 中島洋一郎: | 「V 結線方式と3  | レベル V 結線方 |

- (2) 佐藤明・佐藤伸二・中島洋一郎:「V 結線方式と3 レベル V 結線方式 式電力変換器における三角波キャリア比較方式の検討」, SPC-10-93, IEA-10-20, MD10-25 (2010)
- (3) 佐藤明・中島洋一郎・伊東洋一:「3 レベル V 結線方式 PWM 整流器・ インバータの運転特性」,平成 23 年電気学会全国大会,4-078 (2011)
- (4) J. Itoh, D. Sato, Dang Minh Huynh: "Experimental Verification of Conduction Noise of Three-level V-connection Rectifier-Inverter System", 16th International Power Electronics and Motion Control Conference and Exposition, ID 189 (2014)
- (5) T. Araki, J. Itoh, and K. Orikawa, "Experimental Verification of an EMC Filter Used for PWM Inverter with Wide Band-Gap Devices", 2014 International Power Electronics Conference, No. 20J3-4, pp. 1925-1932
- (6) 福田昭治・松本泰雅・佐川哲:「中性点クランブ型 PWM コンバータ のモデリングと最適レギュレータを用いた中性点電位制御」,電気学 会論文誌. D, Vol.119, No.1, p.109-116 (1999)
- (7) 霍斌・宮下一郎・曽根悟:「3 レベルインバータの中性点電位変動を 抑制した空間ベクトル PWM 波形生成法」,電気学会論文誌 D, Vol.116, No.1, pp.42-49 (1996)
- (8) 小笠原悟司・藤田英明・赤木泰文:「電圧形 PWM インバータが発生 する高周波漏れ電流のモデリングと理論解析」, 電気学会論文誌 D, Vol.115, No.1, pp.77-83 (1995)





50 V/div

4 ms/div

Fig.10. Waveform of output voltage, output current and neutral point potential

Neutral point potential variation  $v_{no}$ 

- (9) H. Bishnoi, A.C. Baisden, P. Mattavelli and D. Boroyevich: "Analysis of EMI Terminal Modeling of Switched Power Converters", IEEE Transactions on Power Electronics, Vol.27, No.9, pp.3924-3933 (2012)
- (10) S. Kaboli, J. Mahdavi, and A. Agah, "Application of Random PWM Technique for Reducing the Conducted Electromagnetic Emissions in Active Filters", IEEE Transactions on Industrial Electronics, Vol.54, No.4, pp.2333-2343 (2007)



Fig.11. Harmonic analysis of the neutral point potential