# 系統擾乱におけるフルブリッジクランプ付き 単相三線式マルチレベル回路の動作検証

唐木 隆行\* 伊東 淳一(長岡技術科学大学) 野下 裕市(東京都立産業技術高等専門学校)

Experimental Verification of a Multi-level Inverter with Full-bridge Clamp for Single-phase Three-wire in the Grid Disturbance. Takayuki Karaki<sup>\*</sup>, Jun-ichi Itoh, (Nagaoka University of Technology) Yuichi Noge, (Tokyo metropolitan College of Industrial Technology)

A multilevel inverter with a H-bridge clamp circuit is proposed for single-phase three-wire (1P3W) utility connected applications such as PV systems. The proposed inverter consists of two n-level inverters and a H-bridge clamp circuit. The proposed inverter requires only 12 controllable switches to obtain a 5-level output voltage though conventional multi-level converters with grounded neutral point of the DC-bus require 16 switches. The control strategy for the proposed circuit is also discussed in this paper. Moreover, the proposed circuit was confirmed that it is satisfied with the FRT (Fault Ride Through) requirements. Finally, when load-unbalance during self-sustained operation occurs, grid voltage was confirmed to keep balance state by experiment.

**キーワード**:マルチレベルインバータ,単相三線式系統,系統連系,系統擾乱,太陽光発電 (Multi-level inverter, Single-phase three-wire connection, grid connection, grid disturbance, photovoltaics systems)

# 1. はじめに

近年,地球温暖化などの環境問題を背景に,太陽光発電 (Photovoltaics,以下, PV)の利用に注目が集まっている。 PV は化石燃料を用いた発電方式に比べ,二酸化炭素排出量 が少ない,太陽電池の接続数を変更することで,発電電圧 や発電量を柔軟に設計可能といったメリットがあり,メガ ソーラー,家庭用発電,スマートグリッドなどに対して需 要が急増している。

日本国内で広く使用される単相三線式系統に連系する場 合、インバータ直流中点を接地した単相フルブリッジ構成 がよく使用されている。さらに、連系リアクトルの小型化 や半導体損失の低減を目的として、近年、系統連系インバ ータヘマルチレベル回路を適用する手法が注目されている <sup>(1)(2)</sup>。一般的に、nレベルのマルチレベル回路は、スイッチ ング素子の電圧ストレスを DC リンク電圧の 1/(n-1)倍に低 減することができる<sup>(3)(4)</sup>。しかし、マルチレベル回路はレベ ル数 n の 2(n-1)個のスイッチ素子が必要で、特に家庭用で は半導体・コンデンサのコスト増加が課題となる。 これまで、マルチレベル回路の部品削減を達成する手法 がいくつか検討されている。その手法の一つとして ANPC(Active Neutral Point Clamp) インバータが提案さ れている<sup>(5)</sup>。ANPC インバータは系統連系用途において、 他のマルチレベル回路と比較し、高い効率を得られること が確認されている<sup>(6)</sup>。一方で、ANPC インバータは、受動 素子部品は削減できるが、スイッチ素子数が従来のマルチ レベル回路と同等であり、従来のマルチレベル回路と同様 に、コストの削減が難しいという課題がある。

また、系統連系変換器の特徴として、系統擾乱時に所定 の要件を満たす必要がある。PV はインバータ連系の電源で あるため、系統擾乱が発生すると PCS(Power Conditioner System)の保護装置が働き、PV は解列する。将来的に PV が大量導入された場合、系統擾乱時に大量の PV が一斉解列 すると系統内の需給バランスが崩れ、系統全体の電圧維持 に影響を与える恐れがある。そのため、系統連系インバー タは系統擾乱時の運転継続指標である FRT (Fault Ride Through) 要件を満足することが必要である<sup>(7) (8)</sup>。

これまでに筆者らは、単相三線式系統が接地点基準で相

補的に動作することに着目し、ANPC 回路二相分を一体化, 出力側にフルブリッジクランプ回路を設けた新たな構成を 提案し,試作機による基本的な実機検証を行っている<sup>(9)</sup>。提 案する回路方式は,2(n-1)+4 個のスイッチ素子が必要であ り、5 レベル構成では,12 個のスイッチを使用する。これ は,同様のレベル数で16 個のスイッチを使用する他のマル チレベル回路よりもスイッチ数が少なく,安価に実現でき る可能性がある。

本論文では、まず、従来及び提案回路の回路構成を述べ、 5 レベル構成の従来回路と提案回路の部品点数を比較し、提 案回路の有用性を示す。次に提案回路が系統擾乱時におい て系統連系規程で定められている FRT 要件を満足すること を実機実験により検証する。最後に、自立運転時に上下相 で負荷不平衡が発生しても系統電圧が平衡状態を保つこと を実機実験により検証する。

# 2. 提案回路の構成と制御法

### 〈2·1〉 従来回路

図1に、単相三線式系統に2n-1レベルのANPCインバ ータを適用した例を示す。ANPC回路は、8個のスイッチ ング素子をクランプ回路に使用し、各電位を出力電圧の正 と負の半周期ごとにシフトさせ、nレベルの波形を生成す る。クランプ回路に用いるスイッチング素子の耐圧は直流 電圧の1/2となるが、スイッチング周波数は出力周波数、こ の場合は商用周波数と同じになり、n-levelインバータに対 してほとんどスイッチング損失を発生しない。

#### 〈2·2〉 提案回路

図 2(a)に提案回路の概念図を示す。提案回路は直流中点の 上下に n レベルのインバータ,出力側にフルブリッジ型の クランプ回路を持つ。単相三線式系統は U,W 相の電圧極性 が相補的に変化するため,系統周波数の半周期ごとにクラ ンプ極性を切り替える。よってクランプ回路のスイッチン グ損失は ANPC インバータの n レベルインバータに比べ, 非常に小さい。また,出力電圧レベル数は 2n-1 レベルとな り, ANPC 回路と同一の波形が得られる。

図 2(b)に 5 レベル構成の回路図を示す。図 2(b)の回路は, 直流中点の上下に配置されているフライングキャパシタ (FC)型 3 レベル回路を用いて, Vac /4 ステップの出力電圧を 得る。

表1に提案回路と他の従来回路における構成素子数の比較を示す。提案回路とANPC回路におけるクランプ回路の耐圧は直流電圧と等価であるが、全体のスイッチ数は最も少ない。また、提案回路はダイオードクランプ(DCLP)に対してはダイオード,FCに対してはキャパシタがそれぞれ削減できる。また、提案回路はDCLPと異なり、FC形3レベルとクランプ回路により構成されるので、フライングキャパシタの電圧バランスは補助回路なしに制御することができる。以上から、提案回路は、主回路部品および電圧バランス回路、ゲート駆動回路などの周辺回路を削減できることから、実装コストの低減が可能となる。また、フルブ



Fig. 1. Active neutral point clamped (ANPC) multi-level inverter.



(a) Proposed H-bridge clamped conveter.



(b) Proposed H-bridge clamped converter at five-level configration.

Fig. 2. Circuit configuration of a multilevel inverter for single-phase three-wire utility connected system.

Table 1. Comparison of the number of devices in four different multi-level topologies based on a  $1/4V_{dc}$ 

| voltage fatting.          |          |          |      |    |  |
|---------------------------|----------|----------|------|----|--|
|                           | Proposed | ANPC     | DCLP | FC |  |
| Switch<br>(Carrier freq.) | 8        | 8        | 16   | 16 |  |
| Switch<br>(Grid freq.)    | $4^{*1}$ | $8^{*2}$ | 0    | 0  |  |
| Switch(all)               | 12       | 16       | 16   | 16 |  |
| Diode                     | 0        | 0        | 24   | 0  |  |
| Flying<br>Capacitor       | 2        | 2        | 0    | 6  |  |

\*1: Voltage stress of Vdc \*2: Votage stress of 1/2 Vdc



Fig.3 . Control block diagram.

リッジクランプ回路には最大で V<sub>dc</sub>の耐圧が必要であるが, スイッチング周波数は系統周波数と同じであるため,スイ ッチング速度が遅くてもスイッチング損失は n レベルイン バータに比べて小さくできるため,オン抵抗の低いスイッ チを選定できる。

#### 〈2·3〉 制御方式

図3に提案回路の制御ブロック図を示す。各相の電流を PI 制御器によって独立に制御し、上下インバータへの電圧 指令値を系統電圧極性に応じて入れ替える。また、フルブ リッジクランプ回路は、電圧極性に応じて切り替えるのみ で、PWM 動作しない。上下インバータは位相シフト PWM 変調を適用し、C3、C4の電圧を制御する。C1、C2の電圧ア ンバランスは電流指令にゼロ相分を重畳することにより補 償する。具体的には、C1,C2の電圧を検出し、C1, C2の電 位差を0に調節するPI制御器を配置する。PI制御器によっ て生成された補償電流指令はU.W相の電流指令値にそれぞ れ加算することで電圧アンバランスを補償する。ここで, 提案回路は自立運転時と系統連系時には動作が異なるた め,各運転に対応した制御を行う必要がある。系統連系の 場合は, PLL(Phase Lock Loop)によって系統電圧に同期し た電流指令を生成する。一方で、自立運転時の場合は、単 相三線式系統の上下相の負荷電圧を常に平衡状態に保たせ るために、電流制御の前段に負荷に対応した電流指令を出 力する電圧制御を追加する。瞬時電圧低下動作部(FRT)に関 しては次章にて詳しく説明を行う。

表 2 に Multiplexer(MUX)1,2 の入出力関係を示す。sign によって出力電圧指令値が正のときは  $S_{1,2}$ =1, 負のときは  $S_{1,2}$ =0となる。例として  $S_1$ =1のときは、 $A_1$ 信号が MUX1 の出力  $Y_1$ に、 $S_1$ =0のときは、 $B_1$ 信号が MUX1の出力  $Y_1$ となる。

図 4 に提案回路の PWM 信号生成法を示す。これは、フ ライングキャパシタ方式の PWM 信号生成法を応用したも のである。ゲート信号は正弦波指令値と位相が互いに反転 した 2 本の三角波(Carrier1,2)を比較して PWM 信号を得 る。Upper modulator の電圧指令値は常に正の半周期, Lower modulator の電圧指令値は常に、負の半周期となる。 ここで、本制御方式におけるデューティ比  $D_{ref}$ は(1)~(4)式



Fig. 4. Gate signal and select control S.

で得られる。

正の半周期:  $D_{ref} = 2a\sin\theta - 1$   $(0 \le \theta \le \pi)$ .....(1)

負の半周期:  $D_{ref} = -2a\sin\theta + 1 \quad (0 \le \theta \le \pi)$ .....(3)

ここで、aは指令値の振幅(0 $\leq$ a $\leq$ 1)、 $\theta$ は出力位相角である。

# 3. FRT(Fault Ride Through)要件

## 〈3·1〉FRT 要件

図5に系統連系規程によって定められているFRT要件を示す<sup>(10)</sup>。ここで,LVRT(Low voltage Ride Through)は,瞬時電圧低下時の系統電圧の残電圧を示す。また,斜線部のエリアは解列領域であり,解列領域に入らない限り継続して運転を行う。PVにおけるFRT要件は,LVRTが20%以上の場合と20%未満の場合の2つに分けられる。

図 5(a)に LVRT が 20%以上の FRT 要件を示す。瞬時電 圧低下時間は 1 秒以内, 電圧復帰時間が 1 秒以内で LVRT が定格電圧の 80%まで復帰する必要がある。

図 5(b)に LVRT が 20%未満の FRT 要件を示す。瞬時電 圧低下時間は1秒以内で電圧復帰時間が0.1秒以内で系統電 圧が定格電圧の 80%まで復帰する必要がある。

#### <3·2> 瞬時電圧低下時の動作

図 6 に瞬時電圧低下時の動作を示す。瞬時電圧低下信号  $v_m$ は、瞬時電圧低下を検出時に 1、未検出時に 0 を出力す る。 $v_m$ =1 の時、系統電圧の PLL 出力に $\pi/2$  を加算させるこ とで、瞬時電圧低下時に提案回路は力率 0 で動作する。瞬 時電圧低下中に力率 0 で動作させることで有効電力のやり 取りがなくなるため解列せずに動作する。

### 〈3·3〉実験結果

初めに提案回路の基本動作を確認するため定格 1kW の試 作機による実機検証を行う

表3に実験条件を示す。図7に系統連系時の定格動作結 果を示す。出力電流は良好な正弦波となり、出力電圧は5 レベルの階段状となっている。ここで、出力電流ひずみ率 は2.52%となる。さらに、フライングキャパシタ電圧は、

入力電圧 Vdc=300V の 1/4 倍となる 75V 付近で一定に制御 されている。

図 8 に LVRT=20%時の FRT 動作を示す。ここで,瞬時 電圧低下時間は,LVRT の大きさに関わらず 0.1 秒とする。 また,電圧復帰時間は,使用する電源の仕様上,瞬時に復 帰させている。

図 8(a)において瞬時電圧低下期間にも解列せずに運転継 続していることが確認できる。また,電圧復帰後も直流電 圧が一定値に制御されている。図 8(b)において,瞬時電圧 低下時に力率 0 動作から力率 1 動作に移行していることが 確認できる。このように提案回路は,瞬時電圧低下時にも 力率0動作に移行することで PVを解列せずに運転を継続で きることがわかる。一方,図 8(c)においては,電圧復帰時に 力率 0 動作から力率 1 動作に移行していることが確認でき る。

図 9 に LVRT が 20%未満である LVRT=5%時の FRT 動 作を示す。図 9(a) において LVRT=5%時においても LVRT=20%時の図 8 と同様で瞬時電圧低下期間にも解列せ ずに運転継続できていることがわかる。また,電圧復帰後 も直流電圧が一定値に制御されている。図 9(b)において, 瞬時電圧低下時に力率 0 動作から力率 1 動作に移行してい







(b)LVRT(Low voltage Ride Through) level < 20%. Fig.5 FRT requirements.



Fig.6 Operation of momentary voltage drop. Table3. Experimental condition.

| Rated output power | Р                                | 1 kW                |
|--------------------|----------------------------------|---------------------|
| DC bus voltage     | $V_{ m dc}$                      | 300 V               |
| Output voltage     | $V_{ m u}, V_{ m w}$             | $100 V_{rms}$       |
| Grid frequency     | $f_{ m grid}$                    | $50~\mathrm{Hz}$    |
| Rated current      | $I_{\mathrm{u}}, I_{\mathrm{w}}$ | $5\mathrm{A_{rms}}$ |
| Inductor           | $L_1, L_2$                       | 4 mH (%Z=6.35)      |
| Flying capacitor   | $C_3, C_4$                       | $4.7 \ \mu F$       |
| DC capacitor       | $C_1, C_2$                       | 360 µF              |
| Carrier frequency  | $f_{\rm s}$                      | 20 kHz              |



Fig. 7. Experimental results of the rated power.



ることが確認できる。一方,図 9(c)においては,電圧復帰時 に力率 0 動作から力率 1 動作に移行していることが確認で きる。以上の結果から,提案回路は LVRT=5%と LVRT=20% の両方の条件において FRT 要件を満足することが確認でき る。また,LVRT=20%時にサージのような波形が表れてい るのは,変調率が 3 レベル動作から 5 レベル動作へ移行す る切り替え点付近で動作しているためであり,Vdc/2 レベ ルの電圧が出力しているからである。

# 4. 自立運転時の負荷不平衡

太陽光発電に連系する PCS は災害時などに停電が発生した際,単体で系統電圧を模擬できる自立運転機能を持つ。 単相三線式系統電圧を模擬すると,上下相の負荷不平衡が 原因で流れる中性点電流 *i*c によってキャパシタに系統周期 の電圧リプルが発生する。よって,その電圧リプルを考慮 してキャパシタを設計する必要がある。

#### 〈4・1〉 キャパシタ設計

自立運転時に単相三線式の上下相で負荷不平衡の場合, 中性点に負荷不平衡の大きさに比例した電流が流れる。こ の時の中性点電流 icを(5)式に示す。

$$i_c = i_u - i_w[A] \tag{5}$$

中性点に電流が流れると系統 1 周期の有効電力が上下で 不平衡となり、入力側のキャパシタ  $C_1, C_2$ 間に電圧アンバラ ンスが発生する。この問題に対しては、制御ブロック図内の 電圧バランス制御を用いて解決している。しかし、系統周期  $f_{grid}$ の電圧リプルは残留してしまう。この時、許容電圧リプ ル幅  $\Delta \nu$ に対する静電容量を(6)式に示す。

$$C_{1,2} = \frac{I_c V_m}{V_{dc}} \frac{1}{2\pi f_g \Delta v} [F] .....(6)$$

(6)式において、*L*は中性点電流の最大値、*V*mは出力電圧の最大値である。

#### 〈4·2〉 実験結果

自立運転のため、負荷を系統から抵抗  $R_u$ ,  $R_w$ に変更して 検証を行う。この時、 $R_w = 20 \Omega$ 一定とする。

図 10 に負荷変動時の過渡応答を示す。図 10(a)は負荷抵 抗 R<sub>u</sub> を 20Ωから 40Ωに変動させた結果である。結果より,





負荷変動後に出力電流が不平衡でも負荷電圧 v<sub>u</sub>, v<sub>w</sub>は,平衡 状態を維持することが確認できる。負荷変動後に U相 PWM 電圧の波形が歪む理由は,負荷不平衡状態時に大きく流れ る中性点電流により,入力部のキャパシタ C<sub>1</sub>, C<sub>2</sub>に系統周 期の電圧リプルが発生しているからである。この時の C<sub>1</sub>の 電圧リプルは 22.7V である。よって測定結果の 22.7V は, 設計値 23.3V に対して誤差 2.6%と良好に一致している。

一方,図 10(b)は負荷抵抗を Ru が 20Ωから 40Ωに変動 させた結果である。結果より,負荷不平衡状態から負荷平 衡状態に移行に移行しても負荷電圧 νu, vw は,平衡状態を維 持することが確認できる。

# 5. まとめ

本論文では、単相三線式系統が接地点基準で相補的に動 作することに着目し、ANPC 回路二相分を一体化、出力側 に H ブリッジクランプ回路を設け、部品点数を削減する新 たな回路構成を提案している。結果ついて提案回路は、従 来の ANPC, DCLP, FC の各回路と比較した場合、スイッチ とキャパシタを合わせた部品点数が最小となる。次に、提 案回路の系統擾乱時における FRT 動作を実機実験により検 証を行った。その結果、LVRT が 20%以上、20%未満の両 方において FRT 要件を満足することを確認した。最後に自 立運転時に単相三線式系統の上下相で負荷不平衡が発生し た時の動作を実機実験により検証を行った。その結果、負 荷不平衡時にも系統電圧が平衡状態を保つことを確認し た。また、キャパシタ C1,C2の設計を行い、実機実験によっ て電圧リプルの設計値との誤差 2.6%を達成し、設計の妥当 性を確認した。

今後の課題として,他マルチレベル回路とのパレートフ ロントによる比較検討が挙げられる。 献

文

- Bo Yang, Wuhua Li, Yujie Gu, Wenfeng Cui and Xiangning He "Improved transformerless inverter with common-mode leakage current elimination for a photovoltaic grid-connected power
- (2) Y. Baba, M. Okamoto, E. Hiraki and T. Tanaka, "A half-bridge inverter based current balancer with the reduced DC capacitors in single-phase three-wire distribution feeders," Energy Conversion Congress and Exposition, pp. 4233-4239, (2010)
- (3) S. J. Chiang et.al, : "Design and implementation of single-phase three-wire rectifier-inverter for UPS applications," Power Electronics Specialists Conference, pp.1927-1932, (2004).
- (4) Lin Ma, T. Kerekes, R. Teodorescu, X. Jin, D. Floricau and M. Liserre, : "The high efficiency transformer-less PV inverter topologies derived from NPC topology" EPE 2009, No.0079, pp.1-10 (2009)
- (5) P. Barbosa et.al, : "Active-Neutral-Point-Clamped (ANPC) Multilevel Converter Technology," EPE 2005, pp. 1-10 (2005)
- (6) Yugo Kashihara, Jun-ichi itoh, : "The performance of the multilevel converter topologies for PV inverter", CIPS2012, pp.67-72 (2012)
- (7) K. Fujii, N. Kanao, T. Yamada, and Y. Okuma "Fault Ride Through Capability for Solar Inverters" European Conference on Power Electronics and Applications, pp. 1–9 (2011)
- (8) Kobayashi, H. "Fault ride through requirements and measures of distributed PV systems in Japan", Power and Energy Society General Meeting, pp. 1-6 (2012)
- (9) J. Itoh, T. Karaki, Y. Noge: "Experimental Verification of a Multi-level Inverter with H-bridge Clamp Circuit for Single-phase Three-wire Grid Connection", IECON2014, Vol., No., pp. 1446-1452 (2014)
- (10) 日本電気技術規格委員会,: "系統連系規程[JEAC9701-2012]" pp.3-17