論文

# 昇圧形アクティブバッファを有する電解コンデンサレス 太陽光発電用系統連系インバータの開発

学生員渡辺大貴\* 学生員小岩 一広\* 正員伊東 淳一\*
正員大沼 喜也\*\* 正員 宮脇 慧\*\*

Development of Electrolytic capacitor less Photovoltaic Grid Connected Inverter with

## Boost-up type Active Buffer Circuit

Hiroki Watanabe<sup>\*</sup>, Student Member, Kazuhiro Koiwa<sup>\*</sup>, Student Member, Jun-ichi Itoh<sup>\*</sup>, Member, Yoshiya Ohnuma<sup>\*\*</sup>, Member, Satoshi Miyawaki<sup>\*\*</sup>, Member

(20XX 年●月●日受付, 20XX 年●月●日再受付)

This paper proposes a configuration of a single-phase voltage source inverter that features power decoupling capability. Generally, the converter connected to a single-phase grid employs bulky DC link capacitors such as electrolytic capacitors in order to decouple the power ripple with twice the frequency of the power supply. The power ripple in the proposed circuit is compensated by an active buffer with small capacitors. In this paper, the fundamental operations of the proposed converter are confirmed by experimental results. From the experimental results, the output current total harmonic distortion (THD) is 3.51%, the ratio of the input current is 14.3% and the output power factor is over 99%. In addition, the volume of the proposed circuit is reduced by 61% when the carrier frequency is 64 kHz compared to that with a carrier frequency of 16 kHz. Finally, from an evaluation of the power density using Pareto front curves, the proposed circuit achieves high power density in comparison with the conventional circuit.

**キーワード**:太陽光発電,系統連系インバータ,単相電力脈動補償,パワー密度 **Keywords**: Photovoltaic, Grid connected inverter, Power ripple compensation, Power density

#### 1. はじめに

近年,地球温暖化などの環境問題を背景に,太陽光発電(以下 PV)の利用に注目が集まっている。PV は化石燃料を用いた発電方式に比べ,二酸化炭素排出量が少ない,太陽電池の接続数を変更することで,発電量を柔軟に設計可能といったメリットがあり,メガソーラー,家庭用発電,スマー

\*長岡技術科学大学 〒940-0022 新潟県長岡市上富岡町 1603-1 Nagaoka University of Technology. 1603-1, Kamitomioka, Nagaoka. Niigata 940-2188 \*\*長岡パワーエレクトロニクス株式会社 〒940-0022 新潟県長岡市上富岡町 1603-1 総合研究棟7階 テクノインキュベーションセンター Nagaoka Power Electronics Co.Ltd Synthetic Reserch Bldg 7F Techno Incubation Center 1603-1, Kamitomioka, Nagaoka. Niigata 940-2188 トグリッドなどに対して需要が急増している。

ー般に、PV を単相系統へ連系させる場合,昇圧チョッパ 回路と系統連系インバータの二つの回路から構成される。 また、チョッパ回路には最大電力点追従制御(MPPT)を適用 し、ソーラーエネルギーを効率よく系統へ連系する。

単相系統へ連系する場合,連系点の瞬時電力は単相系統 の2倍周波数で脈動する<sup>(1)</sup>。一方, PV から発電する電力は, 電源周期レベルではほぼ一定であることが望ましいため, エネルギーバッファ(キャパシタ,リアクトル)を用いて系統 側の瞬時電力脈動を補償する必要がある。そのため,昇圧 チョッパ回路と系統連系インバータの接続点である直流中 間に大容量の電解コンデンサが必要となり,装置が大型化 しやすい。また,電解コンデンサの寿命は,PV インバータ の寿命を制限することになる<sup>(2)</sup>。この問題に対し,DC アク ティブフィルタやアクティブパワーデカップリング方式に 注目が集まっている<sup>(3)-(8)</sup>。この方式は、大容量キャパシタ やインダクタを用いたパッシブ方式に比べ、小容量のキャ パシタで単相電力脈動を補償することが可能なため、バッ ファキャパシタにフィルムキャパシタや積層セラミックキ ャパシタが適用可能である。その結果、電解コンデンサが 不要となり、長寿命化が期待できる。しかしながら、キャ パシタの充放電を制御するためのスイッチング素子が追加 で必要となるため、コストや部品点数が増加する。

本論文では、昇圧チョッパをベースとした昇圧形アクティブバッファ回路を提案する<sup>(9)</sup>。提案回路のバッファキャパシタには小容量キャパシタが適用可能であり、追加素子もバッファキャパシタのみとなるため、長寿命化、小型化が期待できる。また、昇圧チョッパ以外の追加はなく、本来昇圧が必要なシステムであれば部品点数の増加はほぼない。ここでは、200 W の試作機を製作し、提案回路の動作検証を行う。また、損失解析を行い、損失の主要因を明確化する。最後に、従来回路と提案回路のパワー密度をパレートフロントカーブにより評価する。

本論文の構成は以下のようになっている。まず2章にお いて小容量キャパシタで単相電力脈動補償可能な提案回路 について述べる。次に、3章で単相電力脈動補償を実現す る制御方式について説明する。最後に、4章では試作機に よる動作検証の結果を実験結果より示す。また、損失解析 とパレートフロントカーブを用いたパワー密度の評価よ り、さらなる小型化と高効率化を達成する手法について示 す。

#### 2. 回路構成

〈2・1〉 従来回路 図1に従来のパワーコンディショ ナの回路構成を示す<sup>(10)</sup>。高周波リンク DC/DC コンバータ の前段に昇圧チョッパを付加することで広範囲に MPPT 制 御を実現する。また、商用トランスが不要なため、体積を 小型化できる。しかし、直流側に単相電力脈動を吸収する ための大容量電解コンデンサが必要となり、装置の大型化 や短寿命化が問題となる。

〈2・2〉 システム構成 図2に想定する系統連系シス テム構成を示す。従来回路における昇圧チョッパを提案回 路に置き換えることで、従来回路を大幅に小型化する。ま ず、DC/DC コンバータで入力電圧を200 Vまで昇圧する。 次に昇圧形アクティブバッファで入力電圧を400 Vに昇圧 し、同時に単相電力脈動補償を行う。最後に系統連系イン バータで系統と連系する。提案システムは昇圧をDC/DCコ ンバータとアクティブバッファの2段階で行う。DC/DCコ ンバータは昇圧比を一定とすることで、効率最大点で動作 させる。また、トランス巻き数比を低減することで、小型 化している。

〈2・3〉 絶縁共振形 DC/DC コンバータ 図 3(a)に絶縁 共振形 DC/DC コンバータの回路図を示す。DC/DC コンバー タは系統電圧と PV 出力電圧に応じて昇圧比を設計する。 DC/DC コンバータの出力電圧が低いと,整流器の導通損失



Fig.1. Conventional circuit for PV micro inverter.



Fig.2. Grid connected system for PV.









が大きくなり、出力電圧が高いとアクティブバッファとし て使用するコンデンサの電圧制御レンジが狭くなる。そこ で、PV出力電圧が大きい、もしくは大容量なシステムの場 合は昇圧比を小さく設計し、PV出力電圧が小さい場合は昇 圧比を大きく設計することで PV出力電圧を系統電圧以上 に昇圧する。本論文では近年注目されているマイクロイン バータ方式への適用を想定し、PV出力電圧 V<sub>in</sub>は40 V、変 換器容量は200 Wとした。今回は DC/DC コンバータ入力直 流電圧 V<sub>in</sub>を常に5倍に昇圧する。また、Zero Current Switching (ZCS)を適用し、トランス一次側電流がゼロクロ ス時にスイッチングを行うことで,スイッチング損失を低 減する。さらに,スイッチング周波数を100 kHz 以上の高 周波駆動とすることで,トランスを小型化する。

〈2・4〉 提案回路 図 3(b)に提案する昇圧形アクティブバッファ回路を示す。アクティブバッファ回路は昇圧チョッパと単相電力脈動補償用のバッファキャパシタ C5 で構成される。C5はフィルムキャパシタや積層セラミックキャパシタが適用可能であり、直流中間部に大容量の電解コンデンサを必要としないため、長寿命化が期待できる。

 $C_5$ はキャパシタに蓄えられるエネルギーと印加電圧から容量を決定する<sup>(11)</sup>。Cが充放電するエネルギー $\Delta E$ はキャパシタ平均電圧値を $V_{ave}$ 、変動電圧幅を $\Delta V_c$ とすると(1)式で表される。

(1)式より,大容量の電解コンデンサを用いた場合,Cを大 きくすることにより,補償するエネルギー量を確保する。 一方,アクティブバッファでは, $\Delta V_c$ を大きく変動させる ことで,補償するエネルギー量を確保する。キャパシタ電 圧を変動させた場合のキャパシタが充放電する電力  $P_c$ は (2)式で表される。

 $P_{c} = \frac{1}{2} \omega C_{5} (V_{cmax}^{2} - V_{cmin}^{2}) \cdots (2)$ 

ここで、 $V_{cmax}$ はバッファキャパシタ電圧最大値、 $V_{cmin}$ はバッファキャパシタ電圧最小値、 $\omega$ は電源系統の角周波数である。(2)式を  $C_5$ について変形すると、キャパシタ容量は(3)式で与えられる。

 $C_{5} = \frac{2P_{c}}{\omega(V_{c\,\text{max}}^{2} - V_{c\,\text{min}}^{2})} \cdots (3)$ 

図 4 に電圧変動幅とバッファキャパシタ容量の関係を示 す。電圧変動幅を大きくすることでバッファキャパシタ容 量が大きく低減できることがわかる。しかしながら、電圧 変動幅を大きくするとキャパシタ端子間電圧最大値が増 加する。よって今回はキャパシタ端子間電圧最大値が素子 耐圧以下となるよう 50 μF のキャパシタを選定した。

## 3. 制御方式

まず,単相電力脈動の補償原理について述べる。図5に入力電力と出力瞬時電力,アクティブバッファの補償電力の関係図を示す。出力電圧と電流を正弦波,負荷力率を1とするとき,出力瞬時電力 pout を求めると(4)式になる。

$$p_{out} = \frac{V_{out} I_{out}}{2} (1 - \cos 2\omega t) \cdots (4)$$

(4)式において、Vout は系統の単相電圧最大値、Iout は単相電 流最大値、obt電源系統の角周波数である。(4)式より、単相 瞬時電力は系統角周波数の 2 倍周波数で脈動することがわ かる。したがって、入力直流電力 Pinを一定にするには、第 2 項の脈動分をバッファキャパシタでアクティブに補償す ればよい。よって、エネルギーバッファの瞬時電力 Pbuf は(5)



Fig.4. Relationship between the pulsatile voltage and capacitance of  $C_5$ .



Fig.5. Compensation principle of the power ripple with active buffer.



Fig.6. Control block diagram of the proposed circuit.

式で制御される。

$$p_{buf} = -\frac{1}{2} V_{out} I_{out} \cos(2\omega t) \cdots (5)$$

(5)式において、アクティブバッファは $C_5$ からエネルギーを 吸収または放出するのみで、定常的には電力を出力しない。 以上より、入力瞬時電力は(4)式における第一項と一致し、 一定となる。

ここで, *P*<sub>in</sub>は入力直流電力, *V*<sub>ab</sub>はアクティブバッファ入力 直流電圧, *I*<sub>ab</sub>はアクティブバッファ入力直流電流である。

図 6 に提案回路の制御ブロック図を示す。アクティブバ ッファはフィードフォワード制御による単相電力脈動補償 と、入力電力を最大電力点付近に制御するための MPPT (Maximum Power Point Tracking) を行う。インバータはイン バータ入力直流電圧  $V_{dc}$ を Automatic Voltage Regulator (AVR) によって制御する。また、系統と連系するため、Automatic Current Regulator (ACR)によってインバータ出力電流  $i_{out}$ を 制御する。

**〈3・1〉 バッファリアクトルの電流制御** バッファリア クトル *L*<sub>1</sub>には, PV の出力に応じた電流 *I*<sub>ab</sub> と, バッファキ ャパシタの電圧を制御するための充放電電流 *i*<sub>c</sub>が流入する。 よって, PI 制御の電流指令値に *i*<sub>c</sub>に相当する指令値を加算 することで, バッファキャパシタの充放電電力を制御する ことができる。充放電電流指令値 *i*<sub>c</sub>\*は(7)式となる。

 $i_c^* = \frac{P_{out}}{v_c} \cos(2\omega t) \dots (7)$ 

ここで、 $P_{out}$ は出力電力、 $v_c$ はバッファキャパシタ瞬時電圧 値である。(7)式と $I_{ab}$ より、バッファリアクトル電流指令値  $i_L^*$ は(8)式にて表される。

(8)式より,バッファリアクトル電流 *i*<sub>L</sub>は系統周波数の2倍 周波数で変動する。

〈3・2〉 インバータ制御 インバータ入力瞬時電圧値 v<sub>dc</sub>とアクティブバッファ入力直流電圧 v<sub>ab</sub>,バッファキャパ シタ瞬時電圧値 v<sub>c</sub>の関係を(9)式に示す。

 $v_{dc} = v_{ab} + v_c$ (9)

この時、 $V_{ab}$ は PV パネルの電力変動,および MPPT に応じ て緩やかに変動する。そこで、 $v_{dc}$ の平均値を一定に制御す るには、 $v_c$ の平均値を  $v_{ab}$ の変動に応じて増減すればよい。  $v_c$ は系統周波数の 2 倍の周波数で変動しているため、インバ ータ出力電流に周波数成分が重畳し、総合ひずみ率(THD) が悪化する。そこで、インバータ入力電圧検出値に対して 帯域除去フィルタ(BEF)を適用する。その際、フィルタの遅 れを考慮し、AVR の応答速度はフィルタ遅れに対し、十分 遅くなるように設計する。

**(3·3)** 最大電力点追従制御(MPPT) 図 7 に MPPT の動

MPPT Start

作フローチャートを示す。今回は提案回路に山登り法を適用した<sup>(12)</sup>。山登り法は入力電力の前回値  $P_{n-1}$ と今回値  $P_n$ を比較することで入力電力を最大電力点付近に制御する。本制御は操作対象を入力電流とし、PI 制御を用いて MPPT を4つの動作モードから実現する。

Mode1:入力電流指令  $I_{in}^{*}$ を増加させながら入力電力  $P_{in}$ を監視する。 $P_n$ が最大電力点を超えた際、 $P_{n-1} \ge P_n$ の大小関係は逆転する。よって、この時の前回値を最大電力点  $P_{max}$ に設定し、 $P_{max}$ に対して X%低下した電力を  $P_{th}$ とする。ここで、 $P_{th}$ は電流増減を切り替える閾値である。

Mode2: Mode1 で設定した  $P_{th} \ge P_{in} \ge$ 比較し,入力電力 をパネル出力の最大電力点に近づけるため, $I_{in} \ge$ 制御する。 最大電力点以降では,入力電流を増加すると $P_{in}$ が減少する。 そこで, $P_{in}$ が $P_{th}$ 以下となった場合, $I_{in}^*$ の増加を停止する。 さらに, Mode1 で設定した  $P_{max} \ge P_{th} \ge$ リセットする。

Mode3, Mode4:入力電流指令  $I_{in}^* を減少させながら Mode1,$ Mode2 と同様の動作を行う。ここで、Mode4 において  $P_{in}$ が $P_{th}$ 以下となった場合、 $P_{max} \ge P_{th}$ をリセットし、再び Mode1 に移行する。ここで、 $P_{in}$ は  $P_{max}$ に対し、(10)式に表される 範囲内で制御される。

(10)式より、電力閾値  $P_{th}$ を高く設定することで、より最大電力点付近での制御が可能である。

### 4. 実機検証

〈4・1〉 動作試験 本論文で提案する回路とその制御 方式の妥当性を検証するため,定格 200 W の試作機を製作 し,実機検証を行う。

図 8 に定格動作時の実験結果を示す。表 1 に実験条件を 示す。連系リアクトルは 30 mH (%Z=5%)とした。また,バ ッファキャパシタは 50 µFを使用した。図 8(a)において,入 力電流は単相電力脈動によって系統周波数の 2 倍周波数で 脈動していることが確認できる。一方,図 8(b)において入力 電流は単相電力脈動補償を適用することで,一定値に制御 できており,入力電流脈動は 97%低減されている。また,



Fig.7 Flowchart of the MPPT.

定格動作時の負荷力率は 0.99, インバータ出力電流 THD は 3.5%となり,系統連系されていることを確認できる。

さらに、バッファリアクトル電流およびバッファキャパ シタ電圧が100 Hz で制御されていることが確認できる。上 記の結果より、定格電力時において、提案回路および提案 制御を用いた単相電力脈動補償、系統連系動作が確認でき る。

図 9 に入力電流の高調波解析結果を示す。単相電力脈動 補償を適用することで、二次高調波成分が 87.7%低減され ている。よって、単相電力脈動補償によって脈動成分が良 好に補償されていることが確認できる。二次高調波が残留 する理由として、提案制御は力率1を前提に単相電力脈動 補償を行っているが、実験結果では力率が厳密には1では ないため、補償量に誤差が発生していると考える。

図10(a)にアクティブバッファおよびインバータのスイッ チング周波数16 kHz時における出力電力に対する効率およ び負荷力率を示す。図10(a)より,最高効率はDC/DC コン バータで96.2%,アクティブバッファ,インバータで95.5% を達成した。

図 10(b)に出力電力に対するインバータ出力電流 THD, 入 力電流リプル率を示す。図 10(b)より,入力電流のリプル率 は最大で 12.3%まで低減できている。また,インバータ出 力電流 THD は 100 W 以上の条件で 5%以内に低減されてい る。軽負荷時に入力電流リプルが大きい理由として,軽負 荷時の力率が負荷側に接続している LC フィルタの進相成 分の影響で悪化しているためである。したがって,LC フィ ルタの進相コンデンサをより小さくすることで,軽負荷時 の力率改善および入力電流リプル抑制が期待される。

図 11 に MPPT の動作試験結果を示す。ここで、今回は太陽電池出力模擬機能を有する電源(APL2 Myway プラス(株))を用いて PV 特性を模擬した。また、 $P_h$ は最大電力点の 10% に設定した。最大入力電力が 50 W、150 W、190 W 時において、設定した閾値電力から最大電力点の範囲内で  $P_m$ が制御されていることが確認できる。また、今回は電力変動幅を広く設定しているが、3章で述べたとおり、電力閾値  $P_{th}$ を高く設定することで、より最大電力点付近での制御が可能である。

〈4・2〉損失解析結果 図 12 に損失解析結果を示す。 結果より、アクティブバッファ、インバータ共に無負荷損 失が支配的であることがわかる。無負荷損失はスイッチン グデバイスのドレイン-ソース間容量(出力容量)の充放電 によって発生する。よって、無負荷損失はドレイン-ソース 間端子電圧と出力容量で決定される。無負荷損失が大きい 理由として、変換機の定格 200 W に対し、耐圧 1200 V、定 格電流 35 A の SiC MOSFET をスイッチング素子に用いてお り、出力容量大きいためである。したがって、無負荷損失 を低減するには、スイッチング素子を変換機容量に対して 最適に選定することで、無負荷損失の低減が期待できる。 また、スイッチング損失を低減するための一手法として、

Table.1 Experimental condition.

| Ra                                            | 200 W                    |           |
|-----------------------------------------------|--------------------------|-----------|
| DC/DC converter input voltage V <sub>in</sub> |                          | 36 V      |
| Grid voltage Vout                             |                          | 200 V     |
| Grid frequency f                              |                          | 50 Hz     |
| Switching frequency $f_{sw}$                  | DC/DC converter          | 150 kHz   |
|                                               | Active buffer , Inverter | 16 kHz    |
| Response<br>angular<br>frequency              | ACR(active buffer)       | 4000rad/s |
|                                               | ACR(Inverter)            | 4000rad/s |
|                                               | AVR                      | 50rad/s   |



Fig.8. Experimental results of the power decoupling control.



Fig.9. Harmonic analysis.

アクティブバッファに共振形を適用する。ZVS (Zero Voltage Switching)を適用し、ゼロクロス付近でスイッチングを行うことで、スイッチング損失の低減が期待できる。

図13にスイッチング周波数と効率の関係を示す。スイッ チング周波数が高い領域では、インバータ、アクティブバ ッファ共に効率が低下していることがわかる。これは図12 における無負荷損失とスイッチング損失の増加が原因であ る。しかし、スイッチング周波数が高い領域においてはバ ッファリアクトルを小型化できることから、回路の小型化 と高効率化はトレードオフの関係がある。

## 5. 昇圧チョッパと提案回路の体積評価

〈5・1〉バッファインダクタンスの設計 バッファリア クトルのインダクタンスは、リプル電流の大きさより設計 する<sup>(13)</sup>。バッファリアクトル L<sub>1</sub>のインダクタンス値とスイ ッチング周波数の関係は、ファラデーの法則より(11)式とな る。

ここで、 $V_{abave}$  はアクティブバッファ入力平均電圧値、 $V_{dc}$ は直流中間平均電圧値、 $\Delta I_L$ はバッファリアクトル電流リプ ル(peak to peak)、 $f_{sw}$ はスイッチング周波数である。(11)式よ り、バッファリアクトルのインダクタンス値はスイッチン グ周波数に反比例する。

図14にリプル率を30%一定としたときのインダクタンス 値の試算結果を示す。図14より、スイッチング周波数を 64kHzに設定した場合、インダクタンスは2.7mHとなり、 16kHz時と比較して77%低減されていることがわかる。従 来回路は直流リンクキャパシタと昇圧リアクトルが大型化 の原因となっている。特に、直流リンクキャパシタはスイ ッチング周波数を増加しても小型化できない。一方、提案 回路はスイッチング周波数を増加することで小型化が可能 である。

**〈5・2〉 ヒートシンクの体積算出** ヒートシンクの体積 は *CSPI*(Cooling System Performance Index)<sup>(14)</sup>を用いて算出す る。ヒートシンクの体積 *Vol<sub>cooling</sub>* は(12)式となる。

ここで、 $P_{loss}$ は損失、 $T_j$ はジャンクション温度、 $T_a$ は周囲温 度である。ヒートシンクは自然空冷を想定し、CSPI 値は 3 とした。損失は実機の測定結果を用いた。また、 $T_a$ は 25℃、  $T_j$ は 125℃以下となるときのヒートシンクの体積を算出し た。

#### 〈5・3〉 平滑キャパシタの設計

昇圧チョッパ回路の平滑キャパシタ  $C_{dc}$  はリプル電圧と リプル電流から設計する。平滑キャパシタに流れる電流  $i_c$ は(13)式より表される。





Fig.13. Relationship between carrier frequency and efficiency.

$$i_{c} = C_{dc} \frac{dv_{c}}{dt} \qquad (13)$$

(13)式より, 平滑キャパシタに必要な静電容量 *C<sub>dc</sub>* は(14)式 となる。

$$C_{dc} = \frac{\Delta v_c}{\Delta i_c} \Delta t \qquad (14)$$

ここで、 $\Delta t$  は系統周波数の 2 倍周波数成分が支配的である。 また、 $\Delta v_c \ge \Delta i_c$  はリプル電圧(peak to peak)、リプル電流(peak to peak)である。 $\Delta v_c \ge \Delta i_c$  が最大値に対して 10% となるよう に  $C_{dc}$ を設計した結果、500  $\mu$ F のキャパシタが必要となる。

#### 〈5·4〉体積比較

表2に体積設計条件,図15(a)に昇圧チョッパ回路と提案 回路の体積比較結果を示す。ここで,昇圧リアクトル及び バッファリアクトルの体積はArea Product<sup>(15)</sup>による設計法 を用いて評価した。図15(a)より,昇圧チョッパ回路を用い た場合に比べ,提案回路は体積を55%低減可能なことがわ かる。これは提案回路では直流中間部に平滑キャパシタが 不要なためである。

図 15(b)に提案回路のスイッチング周波数を変更した際の 体積比較結果を示す。スイッチング周波数を 64 kHz に増加 することで提案回路の体積を 61%低減可能であることがわ かる。これはバッファリアクトルがスイッチング周波数を 増加することで小型化可能なためである。しかしながら, スイッチング損失が増加するため,ヒートシンクが大型化 する。そこで,パレートフロントカーブ<sup>(16)</sup>を用いて最適な スイッチング周波数をパワー密度の観点から考察する。

図16に横軸にパワー密度,縦軸に効率をとり,スイッチ ング周波数を変更した場合のパレートフロントカーブを示 す。効率はシミュレーションによる損失解析結果から算出 した。従来回路はスイッチング周波数70 kHz 時で 0.65kW/dm<sup>3</sup>の最大パワー密度となる。一方,提案回路はス イッチング周波数70 kHz 時1.6 kW/dm<sup>3</sup>となり,59%パワー 密度を高く設計可能なことがわかる。これは図15(a)の体積 の内訳に示すとおり,提案回路は平滑キャパシタが不要な 分,回路体積を小型化できるためである。



Fig.14. Relationship between buffer inductance and carrier frequency.

Table2. Parameters to calculate the volume.

| $T_j$                                    | 120°C                                                |  |
|------------------------------------------|------------------------------------------------------|--|
| $T_a$                                    | 25°C                                                 |  |
| CSPI                                     | 3                                                    |  |
| Switching device S3-S6                   | SCH2080KE (Rohm)                                     |  |
| Volume                                   | 1.67cm <sup>3</sup>                                  |  |
| Buffer capacitor C5                      | EVC serise                                           |  |
| Volume                                   | (Murata manufacturing Co.Ltd)<br>2.56cm <sup>3</sup> |  |
| Smoothing capacitor C <sub>dc</sub>      | LNT2H471MSEF (470µF, 500V)                           |  |
| Volume                                   | (Nichicon) 167cm <sup>3</sup>                        |  |
| Buffer inductor L <sub>1</sub><br>Volume | 33cm <sup>3</sup>                                    |  |







## 6. まとめ

本論文では、小容量キャパシタで単相電力脈動補償可能 な昇圧形アクティブバッファを有する電解コンデンサレス 単相系統連系インバータを提案した。提案回路は直流中間 部に大容量電解コンデンサを必要としないため、長寿命化 が期待できる。

定格 200W の試作機による実験結果より,入力電流脈動を 97% 低減出来ていることを確認した。また,出力電流 THD3.5%,負荷力率 99%が得られた。最高効率は DC/DC コ ンバータで 96.2%,アクティブバッファ,インバータで 95.5% を達成した。また,MPPT の動作検証を行い,入力電力を理 論上の最大電力点付近に制御できていることを確認した。

損失解析結果より, 無負荷損失が支配的であることを明 らかにした。これは使用しているスイッチング素子の寄生 容量が大きいためである。また, バッファリアクトルの小 型化と高効率化はトレードオフの関係がある。

提案回路のスイッチング周波数を変更した際の体積比較 を行った。体積比較より、スイッチング周波数を 16 kHz か ら 64 kHz に変更した場合,提案回路は体積を 61%低減可能 であることが明らかになった。これはバッファリアクトル がスイッチング周波数を増加することで小型化可能なため である。

パレートフロントカーブを用いてパワー密度に対する効率の評価を行った結果,従来回路と比較して提案回路は 59%パワー密度を高く設計可能であることを確認した。

今後の予定として,実機において高パワー密度設計の妥 当性を検証することなどが挙げられる。

#### 文 献

- Kuo-Hen Chao, Po-Tai Cheng: "Power Decoupling Methods for single-phase three-poles AC/DC converters", ECCE 2009., Vol. No. , pp. 3742-3747 (2009)
- (2) Haibing Hu, Souhib Harb, Xiang Fang, Dehua Zhang, Qian Zhang, Z. john haen: "A Three-port Fly back for PV Micro inverter Applications With Power Pulsation Decoupling Capability", IEEE Trans., Vol. 27 No. 9, pp. 3953-3964 (2012)
- (3) S. B. Kjaer, JK Pedersen: "A review of single-phase grid-connected inverters for photovoltaic modules", IEEE Trans., Vol. 41, No. 5, pp. 1292-1306 (2005).
- (4) H. Hu, S. Harb, N. Kutkut, I. Batarseh, Z. J. Shen: "Power Decoupling Techniques for Micro-inverters in PV Systems-a Review", ECCE2010, Vol. 32826, No. 2, pp. 3235-3240 (2010)s", IEEE Trans., Vol. 41, No. 5, pp. 1292-1306 (2005)
- (5) T. Shimizu, K. Wada, N. Nakamura: "Flyback-Type Single-Phase Utility Interactive Inverter With Power Pulsation Decoupling on the DC Input for an AC Photovoltaic Module System", IEEE Trans., Vol. 21, No. 5, pp. 1264-1272 (2006)
- (6) D. Cao, S. Jiang, X. Yu: "Low-Cost Semi-Z-source Inverter for Single-Phase Photovoltaic Systems", IEEE Trans., Vol. 26, No. 12, pp. 3514-35-23 (2011)
- (7) Y. Ohnuma, J. Itoh: "Comparison of Boost Chopper and Active Buffer as Single to Three Phase Converter", IEEE ECCE2011, Vol., No., pp. 515-521 (2011)
- (8) F.Shinjo, K.Wada, T.Shimizu:"A Single-Phase Grid-Connected Inverter with a Power Decoupling Function " PESC 2007, pp.1245-1249, (2007)
- (9) 渡辺大貴,小岩一広,伊東淳一,大沼喜也,宮脇慧:「昇圧形アクテ





ィブバッファを有する電解コンデンサレス系統連系インバータの実 機検証」, 平成 25 年電気学会産業応用部門大会, Vol., No. 1-26, pp. (2013)

- (10) シャープ株式会社:「住宅用太陽光発電システム用マルチパワーコン ディショナ」技術報告,第77号(2000年)
- (11) J. Itoh, H.Watanabe, K.Koiwa, Y. Ohnuma: "Experimental verification of single-phase inverter with power decoupling function using boost chopper", EPE '13-ECCE Europe, the 15th European Conference on Power Electronics and Applications, Vol., No., pp. (2013)
- (12) 渡辺大貴,小岩一広,伊東淳一:「昇圧形アクティブバッファのバッ ファインダクタンスに関する一考察」,平成 25 年度電気関係学会東 京支部新潟支所大会, Vol., No. III-11, pp. 45 (2013)
- (13) 竹内一平,金井康通,黒川浩助:「太陽電池単セル昇圧回路へのMPPT 制御の適用」, IIP 情報・知能・精密機器部門講演会講演論文集 2002, 162-164, 2002-03-22
- (14) J. Itoh, T. Araki: "Volume Evaluation of a PWM Inverter with Wide Band-Gap Devices for Motor Drive System", 5th IEEE Annual International Energy Conversion Congress and Exhibition, Vol., No. 4-4-2, pp. 372-378 (2013)
- (15) Wm. T. McLyman' Transformer and Inductor Design Handbook' CRC Press, 2004
- (16) 樫原有吾,伊東淳一,森田一徳,宗島正和,小倉和也:「パレートフロントカーブを用いた 5 レベルトポロジーの性能比較」,SPC 浜松, Vol., No. SPC-12-159, EDD-12-066, pp. (2012)





(学生員) 1989年11月23日生。2013年3月 長岡技術科学大学電気電子情報工学課程卒業。同 年4月同大学大学院工学研究科修士課程電気電子 情報工学専攻に進学。主に電力変換回路に関する 研究に従事。

#### 小岩一広



(学生員) 1988年2月1日生。2010年3月長 岡技術科学大学電気電子情報工学課程卒業。同 年4月同大学大学院工学研究科修士課程電気電 子情報工学専攻に進学。主に電力変換回路に関 する研究に従事。



**伊 東 淳 一** (正員) 1972 年生。1996 年 3 月長岡技術科学 大学大学院工学研究科修士課程修了。同年 4 月,富士電機(株)入社。2004年4月長岡技術 科学大学電気系准教授。現在に至る。主に電 力変換回路, 電動機制御の研究に従事。博士 (工学)(長岡技術科学大学)。2007年第63回電 気学術振興進歩賞受賞。IEEE 会員。

大沼喜也



(正員) 1985年生。2013年3月長岡技術科 学大学大学院工学研究科博士後期課程エネ ルギー・環境工学専攻修了。同年4月,長岡 パワーエレクトロニクス(株)入社。現在に至 る。博士(工学)(長岡技術科学大学)。





(正員) 1985年生。2013年3月長岡技術科 学大学大学院工学研究科博士後期課程エネ ルギー・環境工学専攻修了。同年4月,長岡 パワーエレクトロニクス(株)入社。現在に至 る。博士(工学)(長岡技術科学大学)。