論文誌テンプレート<sup>消さないでください</sup> Ver, 2013, 06, 18

論文

# インダイレクトマトリックスコンバータを用いた 絶縁形 DC-AC コンバータのスイッチング損失低減手法

## 学生員 宅間 春介\* 正員 大島 涼\* 正員 日下 佳祐\* 上級会員 伊東 淳一\*a)

Switching Loss Reduction Method

for Isolated DC to Three-Phase-AC Converter with an Indirect Matrix Converter

Shunsuke Takuma<sup>\*</sup>, Student Member, Ryo Oshima<sup>\*</sup>, Member, Keisuke Kusaka<sup>\*</sup>, Member, Jun-ichi Itoh<sup>\*</sup>, Senior member

(20XX 年●月●日受付, 20XX 年●月●日再受付)

This paper proposes a zero voltage switching (ZVS) method for a bidirectional isolated DC to three-phase AC converter with an indirect matrix converter. The phase shift control method is applied to a primary side converter and a secondary side converter to achieve ZVS and to generate a zero voltage period at the DC-link. A grid current is controlled by the three-phase converter with pulse density modulation based on delta-sigma modulation. From the experimental results, the proposed method reduces switching losses of the whole converter with the bidirectional operation. It is confirmed that the prototype circuit achieves a maximum efficiency of 95.0 % with the discharge and charge mode. In addition, the grid current total harmonic distortion is lower than 5.0%.

**キーワード**: ゼロ電圧スイッチング,パルス密度変調,三相単相マトリックスコンバータ **Keywords**: Zero voltage switching, pulse density modulation, three-phase to single-phase matrix converter

1. はじめに

近年,電気自動車のバッテリを建物や工場の電力系統に 連系させる Vehicle to Building(V2B)システムの導入が進ん でいる<sup>(1)</sup>。このシステムは,電気料金の安価な夜間に自宅や 駐車場などの充電器にて電気自動車のバッテリを充電す る。一方,日中の工場や建物の電力需要のピーク時に合わ せて,電気自動車のバッテリに残存している電力を供給す ることで,電力需要のピークカットを行う。ここで,系統 とバッテリ間には直流-三相交流電力変換器が用いられる。

a) Correspondence to: Jun-ichi Itoh. E-mail:

itoh@vos.nagaokaut.ac.jp \* 長岡技術科学大学 〒940-2188 新潟県長岡市上富岡町 1603-1 Nagaoka University of Technology, 1603-1, Kamitomioka, Nagaoka Niigata 940-2188 この電力変換器には、故障やノイズ等に対する保護の観点 から、トランスによる絶縁が必要となる。しかし、三相イ ンバータと商用周波数トランスで構成される電力変換器を 用いた場合、システムが大型化する問題がある。

この問題を解決するため,高周波トランスを用いた DC-AC コンバータが研究されている<sup>(2)-(11)</sup>。文献(2),(3)は, トランスー次側に接続されるコンバータを高周波スイッチ ングさせることで,トランスの小型軽量化が可能となる。 しかし,トランスの二次側に整流器とコンバータを用いる ため,直流中間部に大容量の電解コンデンサが必要となり, システムの大型化,短寿命化を招く。また,電力変換回数 が多いため効率が低下するといった課題がある。

一方,トランス二次側にマトリックスコンバータやイン ダイレクトマトリックスコンバータを用いた DC-AC コンバ ータが提案されている<sup>(4)-(11)</sup>。これらの回路方式は,絶縁形 DC-DC コンバータとコンバータを組み合わせた回路構成と 比較して直流中間部に大容量電解コンデンサが不要になる ため装置の小型化,長寿命化が期待できる。しかし,高周 波化に伴い,一次側コンバータのスイッチング損失が増加 するため、トランスの小型化には限界がある。

これまでにDC-ACコンバータのスイッチング損失を低減 する手法が提案されている<sup>(7)-(9)</sup>。文献(7)では,双方向動作時 においてマトリックスコンバータの1レグを短絡させるこ とで,補助回路なしに共振を発生させ,ソフトスイッチン グを達成している。しかし,軽負荷領域において,共振電 流が負荷電流に対して過大であり,導通損失の増加を招く。 一方,文献(8)の手法では,スイッチング損失を低減する制 御にトランスの電流極性を用いるため電流センサが必要と なる。この電流センサはスイッチング周波数に応じて広帯 域な周波数特性が必要となり,高コスト化の一因となる。 また,Dual Active Bridge 回路をベースとした絶縁型 AC-DC 変換回路<sup>(8)</sup>は,スイッチング損失を低減できる一方で,入 出力電圧比とトランスの巻き数比が異なる場合,循環電流 が発生し導通損失が増大する<sup>(12)</sup>。

本論文では、インダイレクトマトリックスコンバータを 用いた絶縁型 DC-三相 AC コンバータにおいて, スイッチン グ損失低減手法を提案する。本提案法の特徴はパルス密度 変調(PDM)を適用することによって三相コンバータで負荷 によらず ZVS が達成できることにある。インダイレクトマ トリックスコンバータでは、直流中間部にコンデンサを接 続しないことでゼロ電圧期間を有するパルス電圧を直流中 間部に生成できる。このゼロ電圧に同期したスイッチング を行うことで三相コンバータのゼロ電圧スイッチング (ZVS)を達成する。さらに、三相コンバータに PDM を適用 することで一次側コンバータおよび二次側コンバータはオ ープンループで駆動することができ、高周波リンク部に広 帯域な周波数特性を持つ電流センサを必要としない。一次 側コンバータおよび二次側コンバータはトランスの漏れイ ンダクタンスと半導体素子の寄生容量を用いてスイッチン グ損失を低減する。ここでは、3kWの提案回路を試作し、 双方向動作でのスイッチング損失低減手法の有用性を実験 により確認したので報告する。

#### 2. 従来回路および提案回路構成

図1に従来の絶縁形 DC-DC コンバータと三相コンバータ を組み合わせた回路構成を示す。ここで、トランスの直流 電源側を一次側、三相系統側を二次側と定義する。従来回 路では、三相コンバータを PWM 駆動することで正弦波を出 力する。また、DC-DC コンバータを高周波駆動することで、 トランスの小型化が可能である。しかし、高周波化に伴い スイッチング損失が増加する問題がある。この対策として、 Dual Active Bridge(DAB)を用いた方式が提案されている (<sup>13)-(15)</sup>。本手法では、一次側のコンバータに対して、二次側 のコンバータのスイッチングの位相差を遅らせる(または 進ませる)ことでトランスの漏れインダクタンスに印加さ



Fig. 1. Conventional DC to three-phase AC converter.



Fig. 2. Proposed isolated DC to three-phase AC converter with indirect matrix converter.

れる電圧を制御し、伝送電力を決定する。さらに、重負荷 範囲ではターンオン時の ZVS を達成するため、高周波化に 伴うスイッチング損失の増加は抑制できる。しかし、従来 回路では直流中間部の電圧を一定とするために大容量の電 解コンデンサが必要となり、装置の小型化、長寿命化の妨 げとなる。また、三相コンバータは ZVS を達成することが できないため、高周波化により連系インダクタを小型化す るには、スイッチング素子の性能に依存する。

図2に提案回路を示す。提案回路は一次側コンバータ, 絶縁用高周波トランス、二次側コンバータ、三相コンバー タと小容量のキャパシタを用いた RCD スナバで構成され る。本回路は電解コンデンサを必要としないため、初期充 電回路が不要となり、部品点数の削減と長寿命化が期待で きる。提案回路を構成する一次側コンバータ、二次側コン バータの制御に電圧や電流の検出値などの回路パラメータ を使用しないため、制御を簡単化できる。三相コンバータ には、パルス密度変調(PDM)を適用する(11)。PDM は系統電 圧と電流の検出値および一次側、二次側コンバータのスイ ッチングパターンを利用する。そのため、回路中に追加の 広帯域な電流センサを必要としない。PDM によって直流部 のゼロ電圧に同期したスイッチングを行うことで三相コン バータの ZVS 動作を達成する。なお、一次側コンバータと 二次側コンバータの ZVS を達成するために挿入したインダ クタンスと連系インダクタ L の間にエネルギー吸収要素が 必要となるため、クランプ形の RCD スナバ回路を用いる。 スナバ回路の定常損失は出力電力の0.1%以下になるように 設計する。また,低損失の設計が困難の場合には,ダイオ

ードをスイッチングデバイスに換えたアクティブスナバを 用いることで,低損失化が図れる<sup>(16)</sup>。

### 3. スイッチング損失低減手法

直流部から三相交流への電力伝送を放電動作,三相交流 から直流部への電力伝送を充電動作と定義する。

文献(8)では、マトリックスコンバータおよびインバータ により高周波部に接続されたインダクタの印加電圧を制御 して電力伝送を行う。スイッチング損失を低減にするため に高周波部の電流方向に応じて、スイッチングする素子を 決定する。しかし、高周波部のインダクタの値は小さく、 電圧印加中の瞬時電流は大きく変化する。つまり、同一の スイッチングパターンでも、初期電流に応じて電流方向の 切り替わりのタイミングは異なるため、電流センサを使用 した正確な電流方向の検出が求められる。また、入出力電 圧の比がトランスの巻き数比と異なるほど、無効電流が増 加するため導通損失による効率の低下が問題となる。

本論文で検討する回路構成では、系統インダクタが大き いため系統周期より十分に短いスイッチング周期であれ ば、系統電流を一定とみなすことができる。また、一次側 コンバータおよび二次側コンバータをオープンループで駆 動し、三相コンバータの制御で充放電を制御することで高 周波部の電流方向は一意に決定することができ、電流セン サを必要としない。さらに,入出力電圧の比がトランスの 巻き数比と異なった場合でも、パルス密度を調整する変調 方式により無効電流が増加しない特徴を有する。提案する スイッチング損失低減手法では、一次側コンバータと二次 側コンバータの制御を充放電動作ごとに切り替える。ただ し、一次側コンバータと二次側コンバータは同一キャリア を用いることとする。放電動作時には二次側コンバータ, 充電動作時の一次側コンバータをそれぞれデューティ 50% のオープンループで駆動する。また、一次側コンバータに はデッドタイム、二次側コンバータにはオーバーラップを それぞれ設ける。

#### 〈3・1〉 一次側コンバータのスイッチング損失低減法

図3に放電動作時の一次側コンバータの制御ブロック図 を示す。三相コンバータでZVSを達成に必要なゼロ電圧期 間を直流中間部に設けるために、一次側コンバータには位 相シフト制御を適用する。位相シフト制御によってA相と B相のスイッチングを位相シフト量のだけシフトすること によってA,B相の上側のスイッチがON,下側のスイッチ がOFFとなるモードが生成され、一次側コンバータの出力 電圧はゼロとなる。各キャリアの位相シフト量のによって ゼロ電圧期間を調整可能である。

図 4(a)に一次側コンバータの動作モード,図 4(b)に一次側 コンバータと三相コンバータのスイッチング信号の関係, 一次側コンバータ上アームのスイッチングデバイスの電 圧,電流波形を示す。一次側コンバータでは,ゼロ電圧期 間生成と各スイッチングデバイスの寄生容量 C<sub>ds</sub>とトラン スの漏れインダクタンス L<sub>l</sub>を用いた一次側コンバータの



Fig. 3. Logic Circuit of primary converter with discharge mode.



(a) Operation modes



(b) Operation waveforms during half period of one switching cycleFig. 4. Discharging operation at primary side converter.

ZVS を同時に実現する。スイッチング一周期における動作 モードは半周期毎に同様の動作を繰り返すため、半周期の みを対象にしてモード解析を行う。

Mode 1:電力伝送モード。 Sap がターンオンし,一次側コンバータの出力電圧は Vac となる。

Mode 2: デッドタイムモード。Sbn がターンオフし,漏れ インダクタンスに流れていた電流 *i*1は Sbp の寄生容量 C<sub>d</sub>の 電荷を放電する方向に流れる。ここで,電荷を完全に放電 するために必要な電流 il\_limは、(1)式で表される。

Mode3:ゼロ電圧モード。Sbpがターンオンしたときに(1) 式が満たされており、寄生容量の電荷がゼロとなっていれ ばターンオン ZVS が達成される。本モード中は直流中間電 圧がゼロ電圧となるため、三相コンバータのスイッチング を同期させることで ZVS を達成する。

Mode4:デッドタイムモード。Sapがターンオフする。Mode2 と同様に *i*<sub>1</sub> は San の寄生容量の電荷を放電する方向に流れ る。次の半周期でも Mode 1-4 と同様の動作となり, San のタ ーンオン時に(2)式を満たしていれば一次側コンバータの ZVS を達成する。

ー次側コンバータの全スイッチにおいて,(1)式が満たさ れる負荷条件ではターンオン ZVS を達成する。また,ZVS と同時に三相コンバータで ZVS をするためのゼロ電圧期間 を生成できる。

〈3·2〉 二次側コンバータのスイッチング損失低減法

図5に二次側コンバータの制御ブロック図を示す。三相 コンバータには連系インダクタが接続されており、電流を 連続に保たなくてはいけないため、二次側コンバータ側で 上下アームが開放するスイッチングパターンは使用できな い。そこで、二次側コンバータにはオーバーラップ期間 を設ける。三角波比較後のデューティパルスと、遅延回路 を用いて62だけ遅延したデューティパルスの論理和を取る ことでオーバーラップ期間62を生成する。

図 6(a)に二次側コンバータの動作モード,図 6(b)に各動作 モードにおける電圧,電流波形を示す。二次側コンバータ の動作は次の 4 つのモードで表される。ここで三相コンバ ータの直流部の瞬時電流値を *i* とした等価電流源を用いて 各 Mode を説明する。

Mode 1:電力伝送モード。電流は電流源から S<sub>ep</sub>, トラン ス, S<sub>dn</sub>を介して流れる。トランスの漏れインダクタンスに 流れる電流 *i* は電流源の電流の大きさ*i* と等しくなる。

Mode 2: オーバーラップモード。Scn, Sdp がターンオンし, 二次側コンバータの全スイッチがオンとなる。ここで,電 流源から流れる電流はスイッチ Scp, Sdn を介してトランスを 通る経路から各相の上下アームを通る経路に切り替わる。 一方,漏れインダクタ L1に流れている電流 i1は,二次側コ ンバータ内で還流する。スイッチングした Scn と Sdpに流れ る初期電流は,電流源からの電流 i と漏れインダクタに流れ る電流 i1の和となるためゼロとなる。つまり,ターンオンゼ ロ時に電流スイッチング(ZCS)となり,スイッチング損失は 低減される。ただし, Scn, Sdpの寄生容量の電荷を引き抜く 方向に電流を流すことはできないため,無負荷損失が発生 する。漏れインダクタの電流 i1がゼロになるまでの時間 Δt は,(2)式で表される。

$$\Delta t = \frac{L_{l}}{(N_{2} / N_{1})V_{dc}}i$$
 .....(2)



Fig. 5. Logic Circuit of secondary converter with charge mode.









(b) Operation waveforms during half period of one switching cycle Fig. 6. Charging operation at primary side converter.

ここで, *V*<sub>dc</sub> は一次側直流電圧である。なお, トランスの 励磁インダクタンスは漏れインダクタンスよりも十分大き いため, 無視する。

Mode 3: ゼロ電圧モード。本モードにおいて、二次側コンバータのオーバーラップ中に漏れインダクタの電流がゼロとなる同時に直流中間電圧はゼロとなる。よって、三相コンバータで ZVS を行うためには、Mode2 と Mode 3 の期間中に三相コンバータ側のスイッチングを完了させる必要



Fig. 7. Control block diagram for proposed circuit.

がある。したがって、オーバーラップ期間は三相コンバー タのターンオン、もしくはターンオフ時間より長く設定す る。Mode 1、Mode 2 より、オーバーラップ期間は漏れイン ダクタンスの電流がゼロになるまでの時間 *Δt*,および三相 コンバータのスイッチング時間を考慮して設定する必要が ある。オーバーラップ時間 *t*<sub>02</sub> は(2)式と三相コンバータ側 MOSFET のスイッチング特性を用いて(3)式で表される。

ここで, *tr0*は MOSFET の立ち上がり,もしくは立ち下がり 時間, *ton(off)*はターンオン遅延時間,もしくはターンオフ遅 延時間, *tai* は三相コンバータのデッドタイムである。スイ ッチング時間については, MOSFET のターンオン特性,も しくはターンオフ特性のうち,より遅い方を基準に設定す る。また,オーバーラップ期間を過大に設定した場合,還 流時間が増加し,循環電流が増加する。本論文ではスイッ チング時間に対して 2 倍のマージンを設けてオーバーラッ プ期間を設定する。

Mode 4:オーバーラップモード。二次側コンバータ Scp, San のターンオフ時,ハードスイッチングとなる。さらなるス イッチング損失の低減のためには、スイッチング素子に並 列にキャパシタを挿入する必要がある。しかし,前述した Mode2 での無負荷損失とのトレードオフになるため、最小 となる損失には設計が必要であるが本稿では議論しない。 なお,電流源の電流 i と漏れインダクタの電流 iiが等しくな るまでスナバ回路に転流し続けるためスナバ電圧は増加す る。i と iiが等しくなるとスナバ回路への転流が終了し、Scp, Sdn のドレイン-ソース間電圧はスナバ電圧からトランス二 次側電圧に変化し, Mode 4 は終了する。

〈3·3〉 三相コンバータのスイッチング損失低減法 図 7 に三相コンバータの制御ブロック図を示す。U 相電圧の最 大値となる位相で dq 軸の回転角がゼロとなるように回転座 標変換を行う。つまり、電流指令値の ia\*と iq\*はそれぞれ有 効電流指令と無効電流指令を表す。三相コンバータにおい て、ZVS を達成しつつ系統電流を正弦波状に制御するため に、デルタ-シグマ変換に基づく PDM (Δ-Σ\_PDM)を適用 する<sup>(11)</sup>。PDM 制御では、スイッチングー周期におけるスイ ッチングタイミングが常に一定であり、直流中間部のゼロ



Fig. 8. Switching table for three-phase converter. Table 1. Switching table for SVM.

| Selected<br>vector | Switching pattern |   |   |                                      |
|--------------------|-------------------|---|---|--------------------------------------|
|                    | и                 | v | w |                                      |
| V <sub>0</sub>     | 0                 | 0 | 0 | Ex)                                  |
| V <sub>1</sub>     | 1                 | 0 | 0 | $V_{(0,0,0)} = S_{up} S_{vp} S_{wp}$ |
| V <sub>2</sub>     | 1                 | 1 | 0 | $v_0(000) =$                         |
| V <sub>3</sub>     | 0                 | 1 | 0 | Sun Svn Swn                          |
| $V_4$              | 0                 | 1 | 1 | <b>[</b> 0 0 0                       |
| V <sub>5</sub>     | 0                 | 0 | 1 | = 1 1 1                              |
| V <sub>6</sub>     | 1                 | 0 | 1 |                                      |
| V <sub>7</sub>     | 1                 | 1 | 1 | "1": ON, "0": OF                     |

電圧期間と同期することが容易である。PDM 制御は一定幅 のパルスの密度およびその正負で波形を形成する。ここで、 一定幅のパルスを三相コンバータの制御対象とする電圧と して扱い、本論文では一定幅のパルスを出力電圧波形の最 小単位とする。ここで、三相コンバータのスイッチングタ イミングとゼロ電圧期間を同期させるための信号 CLK は一 次側、二次側コンバータのキャリアと遅延量&の遅延回路 を用いて生成できる。この遅延量は(4)式で表される。

つまりΔ−Σ\_PDMでは、量子化器をゼロ電圧期間に同期させるために CLK に応じて更新することでスイッチングパルスを生成する。

Δ-Σ\_PDM によって、まず静止座標上の各電圧指令 ν<sub>a</sub>, ν<sub>β</sub> と出力されている電圧ベクトルの誤差を積算する。積算さ れた誤差と図 8 に示す選択ベクトルを比較し、最も近い電 圧ベクトルが量子化器より出力される。表 1 のスイッチン グテーブルより、出力された電圧ベクトルに対応するスイ ッチングパターンを三相コンバータの駆動信号として扱 う。ベクトルの選択は、スイッチング損失低減の観点から 三相のうち一相のみがスイッチングするよう決定される。 しかし、本手法では、ゼロ電圧期間にスイッチングを行う ことによって ZVS を達成するためにスイッチング損失に制 約を受けずベクトル選択ができる。

このように、Δ-Σ\_PDM を三相コンバータに適用すること でゼロ電圧に同期したスイッチングを行いつつ,系統電流 を正弦波に制御することができる。

#### 4. 実験結果

本章では、実機実験での双方向動作およびスイッチング 損失の低減効果について述べる。素子に流れる電流はドレ インからソース方向を正方向として定義する。また、系統 電流の向きは図 2 に示す直流側から系統側に流れる向きを 正と定義する。

表 2 に実験条件を示す。なお、各コンバータのスイッチ ングデバイスは、定格電圧 1200 V、定格電流 40 A のローム 社製 SiC-MOSFET (SCH2080KE)を使用した。ここで、二 次側コンバータの全スイッチオン期間は、(3)式および、素 子のスイッチング時間の和に対して余裕を考慮し、400 ns に設定する。実機でのサンプリング周期は 25 $\mu$ s であり、力 率 1 で系統連系をするために定格時の電流指令値はそれぞ れ  $i_{q}^{*}=12.4A(1p.u.), i_{q}^{*}=0A(0p.u.)$ とした。

#### 〈4·1〉 系統連系動作

図9に定格3kW動作時のトランス出力電圧v2,直流リン ク電圧vink,U-W間電圧およびU相電流を示す。図9(a)よ り,系統電流を50Hzの正弦波に制御できていることがわか る。図9(b)に図9(a)を拡大した動作波形を示す。出力線間電 圧は一定幅のパルスが出力されてことを確認した。これは PDM制御により平均誤差が最小になるように選択されたベ クトルに基づいたスイッチングパルスによるものである。 図9(c)に図9(b)をさらに拡大した動作波形を示す。トランス の出力電圧は3レベルの電圧波形が出力されている。これ は、一次側コンバータの位相シフト制御によるもので、位 相シフト量を用いてゼロ電圧期間を決定している。トラン ス電圧は二次側コンバータで整流されるため直流リンク部 にはパルス状の電圧が生成される。このパルス電圧をPDM 制御の最小パルスとし、任意の線間に出力することで系統 電流を制御する。

図10に定格3kW動作時の系統電圧と電流の波形を示す。 図10(a)に放電動作時の動作波形を示す。放電動作時に三相 コンバータによって系統電流は、50Hzの正弦波に制御され ることを確認した。また、各相の電流にアンバランスが発 生しない。このときの系統電流 THD は 3.1%である。図10(b) に充電動作時の動作波形を示す。放電動作時の U,W 相電流 に対して位相が反転している。したがって、提案回路にお いての双方向動作が確認できた。

**〈4·2〉** スイッチング損失低減効果

図 11 に放電動作時の一次側コンバータの Sap および Sbn のゲート-ソース間電圧波形,ドレイン-ソース間電圧波形お よび電流波形を示す。本論文では、ゲート信号の立下り,

Table 2. Experimental condition.

| Element                               | Symbol                 | Value         |  |  |  |  |
|---------------------------------------|------------------------|---------------|--|--|--|--|
| Rated power                           | /                      | 3 kW          |  |  |  |  |
| DC voltage                            | $V_{dc}$               | 400 V         |  |  |  |  |
| Three-phase AC voltage                | Vac                    | 200 V         |  |  |  |  |
| Carrier frequency of inverter         | fc inv                 | 40 kHz        |  |  |  |  |
| Turn ratio of transformer             | $N_1:N_2$              | 1:1           |  |  |  |  |
| Phase-shift of primary inverter       | $\theta_{l}$           | 0.90π rad     |  |  |  |  |
| Overlap of secondary inverter         | $\theta_2$             | $0.05\pi$ rad |  |  |  |  |
| Interconnected inductance             | L(%Z)                  | 3 mH(5.0%)    |  |  |  |  |
| Snubber capacitance                   | C <sub>snu</sub>       | 20 µF         |  |  |  |  |
| Snubber capacitance                   | R <sub>snu</sub>       | 60 kΩ         |  |  |  |  |
| Drain to source capacitance of MOSFET | $C_{ds}$               | 400 pF        |  |  |  |  |
| Leakage inductance                    | $L_l$                  | 0.4 µH        |  |  |  |  |
| Magnetizing inductance                | $L_m$                  | 4.58 mH       |  |  |  |  |
| Dead time of primary inverter         | $t_{d1}$               | 300 ns        |  |  |  |  |
| Overlap time of secondary inverter    | $t_{o2}$               | 200 ns        |  |  |  |  |
| Dead time of three-phase inverter     | <i>t</i> <sub>d3</sub> | 100 ns        |  |  |  |  |
|                                       |                        |               |  |  |  |  |





Fig. 9 Operation waveforms for soft switching.



Fig. 13. Waveforms of U-phase upper side.

立ち上がり時にドレイン-ソース間電圧がゼロであれば ZVS を達成していると定義する。定格負荷の場合,各 MOSFET のドレイン-ソース間容量とトランスの漏れインダクタンス によってドレイン-ソース間電圧が0Vに降下した後,ゲー ト-ソース間電圧がターンオンしていることを確認できる。 したがって,一次側コンバータの両レグで ZVS を達成して いることが確認できる。この結果より,提案回路では,放 電動作時において一次側コンバータが両レグとも ZVS でき ることを確認した。

図 12 に充電動作時の二次側コンバータの Scp のゲート-ソ ース間電圧波形,ドレイン-ソース間電圧波形および電流波 形を示す。充電動作時は二次側コンバータのオーバーラッ プによって直流中間電圧にゼロ電圧期間を生成できること を確認した。二次側コンバータでは、ターンオン・オフと もにハードスイッチングとなるが、ターンオフ時の電流の ピーク値を定常電流の半分に抑制することでスイッチング 損失を低減できる。

図 13(a)に放電動作,図 13(b)に充電動作時の直流中間電圧 および三相コンバータ Sup のゲート-ソース間電圧,ドレイ ン-ソース間電圧,ドレイン-ソース間電流を示す。図 13(a) より、一次側コンバータへ位相シフト制御を適用すること でドレイン-ソース間電圧がゼロ電圧を持つパルス状の波形



Fig. 15. Loss analysis of semiconductors

となることが確認できる。このゼロ電圧期間に三相コンバ ータがスイッチングすることでターンオフ,ターンオンと もに ZVS を達成していることが確認できる。負荷電力によ らずゼロ電圧期間の生成を生成できるため,三相コンバー タでの ZVS は全負荷範囲で達成される。図 13(b)より,ター ンオフ時にゼロ電圧でスイッチングしていることが確認で きる。その後、ドレイン-ソース電圧と電流に重なり期間が 生じているが、これは MOSFET のボディダイオードを通流 する電流である。また、C<sub>4</sub>に蓄えられた電荷は、次のター ンオンの前に C<sub>4</sub>から放電されるため損失は発生しない。こ れらの結果より、充電動作時にも同様にターンオン・オフ のタイミングでゼロ電圧に同期したスイッチングによる ZVS 動作を確認した。以上のことから、三相コンバータを ゼロ電圧期間に同期してスイッチングさせることで、全負 荷領域で ZVS を達成できることを確認した。 図14(a)に充放電動作時の系統電流 THD を示す。定格動作 での系統電流の THD は、放電動作時 3.1%, 充電動作時 3.8% である。提案回路にΔ-Σ\_PDM を用いて制御することによっ て、スイッチング損失を低減しつつ系統連系規定を満足す る THD 5.0%以下で連系できることを確認した。図14(b)に 本システムの回路全体と系統インダクタを含めた充放電動 作の効率特性を示す。放電動作および充電動作で最大効率 95.0%を達成した。軽負荷領域での効率の低下要因として、 一次側コンバータおよび二次側コンバータの ZVS 範囲外と なり、スイッチング損失が増加するためである。また、固 定損失であるスナバ損失が軽負荷で影響を及ぼすため、ス ナバダイオードをスイッチング素子に変更し回生スナバと することで効率改善が期待できる。

図15に定格出力動作時の損失解析結果を示す。比較対象は、図1に示した DAB と三相コンバータを組み合わせた絶

縁形 DC-AC コンバータとした。各コンバータのスイッチン グデバイスおよびトランスの巻き数比は提案システムと同 様とする。また、比較対象とする三相コンバータのスイッ チング周波数は系統連系用インダクタの小型化を考慮して 提案法の三相コンバータのスイッチング周波数と同じ 80kHz とした。DAB の高周波交流部の追加インダクタンス の設計は、定格の 3kW で位相角がπ/3 となるように設計し た。損失解析の結果、提案手法は従来構成に比べてスイッ チング損失を最大 90.6%低減できることを確認した。DAB の場合、一次側コンバータ、二次側コンバータともに ZVS 領域においてもターンオフロスが発生する。また、従来構 成では、三相コンバータでのスイッチング損失を低減でき ない。本手法を用いることで、一次側コンバータおよび二 次側コンバータでのスイッチング損失を低減しつつ、三相 コンバータのスイッチング損失をゼロとできる。導通損失 に着目すると、DAB コンバータを構成する一次側コンバー タ,二次側コンバータでの導通損失が提案構成に対して増 加している。これは、一次側・二次側コンバータ内を還流 する無効電流によって生じる導通損失であり、提案方式で は生じない。しかし、提案システムではスナバ損失が発生 する。従来回路ではスナバ損失は発生しないが、漏れイン ダクタンスに蓄積されたエネルギー分のみのロスとなるた め設計により 0.1%以下に抑制することが可能である。ここ で、従来回路の直中間部のコンデンサは DAB によるリプル 電流を許容できる電解コンデンサ(日本ケミコン EKMS501VSN470MP25S)を選定すると171cm<sup>3</sup>に対して,提 案回路のスナバキャパシタ(TDK CAA573C0G3A993J640LH) は 66cm<sup>3</sup>となり約 1/3 に低減できる。

#### 5. 結論

本論文では,双方向大容量絶縁形 DC-三相 AC コンバータ の充放電動作におけるスイッチング損失低減法を提案し, 実機検証を行った。提案手法は、一次側コンバータで位相 シフト制御、二次側コンバータでスイッチングパターンに 全オン期間を組み込むことにより、直流中間部にゼロ電圧 期間の生成と ZVS 動作を同時に達成できる特徴を持つ。一 次側コンバータおよび二次側コンバータでは、スイッチン グデバイスの寄生容量とトランスの漏れインダクタンスを 用いてスイッチング損失を低減する。三相コンバータでは, Δ-Σ変換を元にした PDM 制御を適用することで、軽負荷領 域でも ZVS を達成できる。さらに提案するスイッチング損 失低減手法には、高周波部の電流方向を検出する広帯域な 周波数特性を持つ電流センサを必要としない。実機実験に より,提案する絶縁型 DC-三相 AC コンバータの充放電どち らでも系統電流を THD 5.0%以下に制御できることを確認 した。また、各コンバータの ZVS 動作の達成を確認した。 スイッチング損失を従来構成に対して 88.9%低減しつつ, 放 電動作時に最大効率 95.0%, 充電動作時に最大効率 95.0%を 取得し,提案法の有用性を確認した。

#### 文 献

- H. Kumura: "Advances in Mobility -Transportation Systems of the Future-: 4. Electric Vehicle Technology toward Smart Grid", ISPJ, Vol54, No.4, pp.310-315, (2013) (in Japanese) カオ 寿芋: "スマートグリッドと声性した雪白の声(EV)のは後く
- 久村 春芳: "スマートグリッドと連携した電気自動車(EV)の技術 動向", 情報処理, vol54, no.4, pp.310-315, (2013)
- (2) Hisaichi Irie, Shoshi Takashita, Humiya Kimura, Masaki Eguchi, Kozo Hiyoshi: "Utility Interactive Inverter Using Immittance Converter" T.IEE Japan, Vol. 120-D, No.3, 2000, pp.410-416 (2000)
- (3) Satoru Inakagata, Susumu Kobayashi, Akira Baba, Hirofumi Matsuo, Masayuki Suetomi: "Efficiency Improvement of AC/DC Power Station", pasasonic Electric Works technical report, Vol.59, No.3, pp.4-11 (2011)
- (4) Katsuhisa Inagaki, Shigeru Okum: "A High Frequency Link DC/AC Converter using a Three-Phase Output PWM Controlled Cycloconverter", T. IEE Japan, Val. 112-D, No. 6, pp.545-552 (1992)
- (5) Norikazu Tokunaga, Ikuo Yamato, Yasuo Matsuda, Hisao Amano: "High Frequency Link Type DC/AC Converter for UPS with a New Voltage Clamper.", T. IEE Japan, Vol. 112-D, No. 5, pp.437-444 (1992)
- (6) D. De and V. Ramanarayanan "A DC-to-Three-Phase-AC High-Frequency Link Converter With Compensation for Nonlinear Distortion" IEEE Transaction on indstrial electronics, Vol. 57, No. 11, pp.3669–3677(2010)
- (7) Staffan Norrga, Stephan Meier, and Stefan Östlund : "A Three-Phase Soft-Switched Isolated ACDC" IEEE Transactions on industry applications, Vol. 44, No. 3, pp.836-844, (2008)
- (8) M. A. Sayed, K. Suzuki, T. Takeshita and W. Kitagawa, "PWM Switching Technique for Three-Phase Bidirectional Grid-Tie DC-AC-AC Converter With High-Frequency Isolation," in IEEE Transactions on Power Electronics, vol. 33, no. 1, pp. 845-858, Jan. 2018.
- (9) Rongjun Huang, Sudip K. Mazumder: "A Soft Switching Scheme for Multiphase DC/Pulsating-DC Converter for Three-Phase High-Frequency-Link Pulse width Modulation (PWM) Inverter", IEEE Transactions on industry applications, Vol. 25, NO. 7,pp. 1761-1774 (2010)
- (10) J. Itoh, R. Oshima and H. Takahashi, "Experimental verification of high frequency link DC-AC converter using pulse density modulation at secondary matrix converter," 2014 International Power Electronics Conference (IPEC-Hiroshima 2014 - ECCE ASIA), Hiroshima, 2014, pp. 1021-1027.
- (11) Y. Nakata, K. Orikawa, J. Itoh: "Several-Hundred-kHz Single-phase to Commercial Frequency Three-phase Matrix Converter using Delta-Sigma Modulation with Space Vector", 2014 IEEE Energy Conversion Congress and Exposition, Vol., No. EC-2062, pp. 571-578 (2014)
- (12) S. Takuma, H. Higa, and J. Itoh: "Comparison of Bidirectional Isolated DC to DC Converter Topology Focus on Voltage and Load Condition", SPC-17-148, pp. 99-104 (2017) (in Japanese) 宅間春介,比嘉隼,伊東淳一:「電圧および負荷運転範囲に着目した 双方向絶縁形 DC-DC コンバータトポロジーの比較検討」, SPC-17-148, pp. 99-104 (2017)
- (13) H. Higa and J. Itoh: "Development of Flying Capacitor Dual Active Bridge Converter using Multi-mode Operation depending on Output Power", IEEE Trans. D, Vol. 137, No. 10, pp. 760-768 (2017) (in Japanese). 比嘉隼, 伊東淳一:「負荷に応じた動作モード切り替えによるフライ ングキャパシタ形 DAB コンバータの開発」,電気学会論文誌 D, Vol. 137, No. 10, pp. 760-768 (2017)
- (14) J. Everts, F. Krismer, J. Van den Keybus, J. Driesen and J. W. Kolar, "Optimal ZVS Modulation of Single-Phase Single-Stage Bidirectional DAB AC–DC Converters," in IEEE Transactions on Power Electronics, vol. 29, no. 8, pp. 3954-3970, Aug. 2014.
- (15) Y. W. Cho, W. J. Cha, J. M. Kwon and B. H. Kwon, "High-Efficiency Bidirectional DAB Inverter Using a Novel Hybrid Modulation for Stand-Alone Power Generating System With Low Input Voltage," in IEEE Transactions on Power Electronics, vol. 31, no. 6, pp. 4138-4147, June 2016.
- (16) D. De and V. Ramanarayanan, "Analysis, Design, Modeling, and Implementation of an Active Clamp HF Link Converter," in IEEE Transactions on Circuits and Systems I: Regular Papers, vol. 58, no. 6, pp. 1446-1455, June 2011.



(学生員) 1995年2月26日生まれ。2015年 3月,長岡技術科学大学卒業。同年4月,同大 学5年一貫性博士課程技術科学イノベーション 専攻入学。現在に至る。主に急速充電向けの絶 縁形 DC-AC 変換回路の研究に従事。



(正員) 1990年7月5日生まれ。2013年3月, 長岡技術科学大学卒業。2015年3月,長岡技術 科学大学大学院工学研究科修士課程修了。同年 4月,本田技研工業(株)入社。現在に至る。



(正員) 1989年2月3日生まれ。2013年3月, 長岡技術科学大学大学院工学研究科修士課程 修了。同年4月,同大学大学院博士後期課程エ ネルギー・環境工学専攻入学。2015年12月か ら 2016 年 6 月まで Swiss Federal Institute of Technology in Lausanne (EPFL)  $\bowtie$  Trainee  $\fbox{LT}$ 所属。同年3月,長岡技術科学大学大学院博士 後期課程修了。博士(工学)。2016年4月より 長岡技術科学大学 産学官連携研究員。2018年4月より同大学助教。

現在に至る。主に非接触給電システム,太陽光発電向け電力変換回 路の研究に従事。IEEE member, 自動車技術会会員。



(上級会員) 1972年1月6日生。1996年3月, 長岡技術科学大学大学院工学研究科修士課程 修了。同年4月,富士電機(株)入社。2004年 4月,長岡技術科学大学電気系准教授。2017年 4月,同大学電気系教授。現在に至る。主に電 力変換回路,電動機制御の研究に従事。博士(工 学)(長岡技術科学大学)。2007年第63回電気 学術振興賞進歩賞受賞。2010 年 Takahashi Isao

Award (IPEC Sapporo), 第 58 回電気科学技術奨励賞, 2012 年インテ リジェントコスモス奨励賞, 2014 年, 2016 年電気学会産業応用部 門論文賞,2017年文部科学大臣表彰·科学技術賞(開発部門),2018 年第4回永守賞,受賞。 IEEE Senior member, 自動車技術会会員。